数字电路分析期末复习题.ppt
文本预览下载声明
总复习: ; 熟悉MOS管的导通原理; CMOS反相器、与非门等逻辑门电路的工作原理; 输入噪声容限的定义; CMOS传输门和三态门; CMOS集成电路在使用中应注意的几个问题; 解决CMOS驱动TTL门电路驱动电流不足的方法.; 第五章重点: ; 第一章 ; ② 基数连除、连乘法;整数部分 ;逻辑函数常用以下四种方法表示:;例2: 一个四输入变量的逻辑函数, 其真值表如下图所示, 试用卡诺图法化简为与或表达式及与非-与非表达式. ;1;例3: 化简以下逻辑函数: ;例4: 化简以下逻辑函数: ; 第三章 ; Z1=A·ABC; Z2=B·ABC; Z3=C·ABC.; ③ 由真值表(自己列出)可以看出, 当ABC取值相同时, F=0; 而当ABC取值不完全相同时, F=1, 因此, 此电路具有判断输入逻辑状态不一致的功能.;不分章节复习 ;6. n个变量的全体最小项之和恒为 ; 任意两个最小项相与恒为 ;;14. 全面描述一个时序电路的逻辑功能有三组方程, 分别是 、
和 ; ;21. RAM和ROM的主要区是: ,
。 ;28. 一个完整的A/D转换过程, 通常要经过 和 、 和
两个步骤。 ;二、选择题: ;5. 对于32个特定的信息, 需要 位二进制数进行编码。 ;9. 半导体存储器 在断电的时候, 其所保存的数据随之消失。 ;14. 对一串幅度不等的脉冲, 要剔除幅度不够大的脉冲, 并将其余脉冲的幅度调整到规定的幅度, 可以采用 。 ;18. 用计数器产生000101序列, 至少需要 个触发器。 ;22. 如图1所示, 555定时器构成多谐振荡器时, 其振荡周期由电容的充电时间tw1和放电时间tw2构成, T=tw1+tw2, 其中, tw1和tw2分别为 : ;24. 下列电路中, 不是时序逻辑电路。 ;三、简答题: ;3. 试简要分析锁存器和触发器的区别。 ; 6. 采用反馈复位法设计任意进制计数器的主要缺点是什么?反馈置数法获得任意进制计数器的原理是什么? ; 答: 组合逻辑电路和时序逻辑电路都是数字逻辑电路, 它们的不同之处是: 时序电路在任何时刻的输出稳态值, 不仅与该时刻的输入信号有关, 而且与该时刻以前的输入信号也有关, 即有记忆功能; 而组合逻辑电路在任意时刻的输出稳定值, 仅仅取决于该时刻电路的输入信号, 即没有记忆功能.;四、分析、设计和计算题: (举例) ; 例2: CMOS与非门的电路结构见右图, 试分析其工作原理. ; 2) 试用真值表证明下面的等式成立:;例3: 某工厂有A、B、C 3台设备, 其中, A和B的功率相等, C的功率是A的两倍. 这些设备由X和Y 2台发电机供电, 发电机X的最大输出功率等于A的功率, 发电机Y的最大输出功率是X的3倍. 要求设计一个逻辑电路, 能够根据各台设备的运转和停止状态, 以最节省能源的方式启、停发电机.; ② 列真值表. 根据设备功率和发电机输出功率可知, 职业A或B运转时, 只需要X 发电; A、B、C同时运转时, 需要X和Y同时发电; 其它情况只需Y发电. 由此列真值表如下. ; 由卡诺图化简可得: ; 同步时序逻辑电路的分析;例4: 分析下列时序电路的逻辑功能. ; (3) 根据状态方程和输出方程,列出状态表. ;例5: 试设计一个能产生序列信号移位型序列
信号发生器.; ② 画出状态表; ③ 求右移串行输入信号DSR ; ③ 画电路图 ; ② 状态划分;; 对序列数按4位划分, 则有:;; 施密特触发器:;VCC; 用555定时器构成施密特触发电路 ;Vi; 单稳态触发器和多谐振荡器 ;Vi; 555定时器构成单稳态触发器 ; 555定时器构成多谐振荡器 ; 例7: 分析如图所示电路, 确定它是多少进制的计数器.; 例8: 试分析下面的两个电路分别是多少进制的计数器?; 例9: 时序信号产生电路如右下图所示, CP为1kHz正方波.
1) 说明74161和非门组成电路的逻辑功能;
2) 对应CP输入波形, 画出电路
显示全部