文档详情

数字电路与逻辑设计复习题..doc

发布:2017-01-25约3.56千字共8页下载文档
文本预览下载声明
数字电路与逻辑设计复习题 一、填空题 1.将十进制数转换成等值的二进制数、八进制数、十六进制数。(23.375)10=( )2=( )8=( )16 2.十进制数74的余3BCD码是 。 3.逻辑函数的对偶式和反演式(用反演规则)分别为: 对偶式: ; 反演式: ; 4.若采用奇较验方式,信息码为1000101的校验码为 0 。 5.若采用偶较验方式,信息码1101101校验位为 1 。 6.钟控RS触发器的特征方程是 Sd+!Rd*Qn ,约束条件是 (!Sd)=(!Rd) 。 7.同步RS触发器的特性方程为Qn+1=S+!R*Qn_____;约束方程为 RS=0  。 8.四位同步二进制加法计数器的初始状态为Q3Q2Q1Q0=1101,经过3个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 。 9.触发器有 个稳态,存储8位二进制信息要 个触发器。 10.四位同步二进制减法计数器的初始状态为Q3Q2Q1Q0=1101,经过5个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 1000 。 11.OC门称为 集电极开路 门,多个OC门输出端并联到一起可实现 线与 功能 12.三态门的三种可能的输出状态是 高电平 、 低电平 、 高阻态 。 13.具有16位地址码可同时存取8位数据的RAM集成片,其存储容量为 64K*8位 。 14.具有13位地址码可同时存取8位数据的RAM集成片HM6264,其存储容量为 8K*8位 。 15.常用的脉冲单元电路有       、 、 和 。 16.(2008)10=( 0101 0011 )余3BCD。 17.若,则:(F = !A*!B+C) 1,3,5 , 2,4,6 。 18数字电路按照是否有记忆功能通常可分为 组合逻辑电路 和 时序逻辑电路 两类。 19.74LS00是 TTL 类型的门电路,CC4069是 CMOS 类型的门电路。(选择填TTL或CMOS) 20.一数据选择器,A1A0为地址信号,D1=1,D2=1,D0=D3=C;当A1A0=01时,F= 1 ;当A1A0=10时,输出F= 1 。. 全加器 C. 移位寄存器 D. 计数器 2.下列四个数中最大的数是( ) A.(198)10 B.(001010000010)8421BCD282 C.2 160 D.(AF)16 175 3.下图所示是( )触发器的状态图。 A. SR B. T C. D D. Tˊ 4.在下列逻辑电路中,不是组合逻辑电路的是( )。 A.全加器 B.译码器 C.寄存器 D.编码器 5.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要( )个触发器。 31500/60=525 --- 2^95252^10 A.31500 B.60 C.525 D.10 6.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容( )。 A.全部改变 B.全部为0 C.不可预料 D.保持不变 7.函数F= +AB转换成或非或非式为A. B. C. D. 8. 逻辑函数的表示方法中具有唯一性的是( )。 A .真值表 B.表达式 C.逻辑图 D.卡诺图 9.对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号 应为( ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 10.同步计数器和异步计数器比较,同步计数器的显著优点是 。 A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。(异步计数器) 11.个变量的逻辑函
显示全部
相似文档