数字电路期末总复习.pptx
文本预览下载声明
考试时间:
2010年1月12日(周二)下午
14:00—16:00;第一部分 概 述;二、各章分值分布;三、关于教学基本要求:;第一章 数字逻辑基础;二、二进制编码;(1)8421码;第二节 逻辑代数基础;(4)与非运算;二、正逻辑、负逻辑的概念;三、逻辑函数及其表示方法;反演律;(1)代入规则;(3)对偶规则;;二、逻辑函数的标准形式;第四节 逻辑函数的化简;卡诺图合并最小项原则:;三、具有无关项逻辑函数的化简;第二章 逻辑门电路;第三章 组合逻辑电路;二、组合逻辑电路的分析:;三、组合逻辑电路的设计:;第二节 组合逻辑电路中的竞争与冒险;3.消除办法
(1)加选通脉冲
(2)修改逻辑设计,增加冗余项;第三节 超高速集成电路硬件描述语言VHDL;三、结构体有三种描述方式
行为描述(behavioral)
数据流描述(dataflow)
结构化描述(structural);四. VHDL逻辑操作符(七个):;五. VHDL程序必需的两个元素:;第四节 组合逻辑电路模块及其应用;二. 译码器;三. 数据选择器;四. 数据比较器;五. 加法器;第四章 时序逻辑电路 ;第一节 触发器;三、JK触发器的特征方程:;第二节 时序电路概述;;二、时序电路的分类;三、同步时序电路的分析;第四节 同步时序电路的设计;二、给定状态转换表的化简:;第五章 常用时序集成电路模块及其应用;三、74161/ 74163功能扩展接成任意模计数器;六、异步计数器74290及其功能扩展;二、4位单向移位寄存器74195;三、4位双向移位寄存器74194;四、移位寄存器的应用——构成计数器;(二)扭环形计数器;第三节 序列信号发生器;2.按要求设计组合输出电路。;第六章 可编程逻辑器件;二、PLD的逻辑符号表示方法;三、PLD的分类;四、用PLD实现逻辑函数;第七章 D/A转换器和A/D转换器;二、A/D转换的基本原理;第二节 D/A转换器;二、R-2R网络型D/A转换器;第三节、A/D转换器;三、并-串比较型A/D转换器;第八章 脉冲产生与整形;单稳态触发器的一般特性: ;第二节 脉冲产生电路;二、晶体振荡器 ;;第三节 施密特触发器 ;;施密特触发器符号:;3. 幅度鉴别;第四节 集成定时器 ;第九章 数字系统设计;二、数字系统与逻辑功能部件的区别;第二节 ASM图、MDS图以及ASM图至MDS图的转换
显示全部