文档详情

EDA技术与应用16进制频率计实验.doc

发布:2018-12-22约5.57千字共9页下载文档
文本预览下载声明
. 实验课程名称:EDA技术与应用 实验项目名称 16进制频率计实验 实验成绩 实 验 者 专业班级 组 别 同 组 者 / 实验日期 一、实验目的 1、熟悉VHDL文本输入法的使用方法,掌握更复杂的EDA设计技术流程和数字系统设计方法,完成8位十六进制频率计的设计。 2、掌握计数器的基本原理,进一步加深对频率计数器工作原理及电路组成的理解与掌握。 二、实验内容 1、测频控制电路 设计频率计的关键是设计一个测频率控制信号发生器,产生测量频率的控制时序。控制时钟信号clk取为1Hz,2分频后即可产生一个脉宽为1秒的时钟test-en,此作为计数闸门信号。
显示全部
相似文档