文档详情

数字电路讲义-第六章演示幻灯片.ppt

发布:2018-02-19约5.63千字共208页下载文档
文本预览下载声明
74LS192波形图 注意 74LS192的仿真 注意进位 是86进制 还是87进制? 七、集成同步BCD码计数器 可设置任意进制计数器 七、集成同步BCD码计数器 七、集成同步BCD码计数器 M=M1M2 看波形图MAXPLUS II (P222) 第六节 移位寄存器(SRG-Shift Register) 实际需求:无线通信 例:设计一个“111”检测器 一、单向移位寄存器 第六节 移位寄存器(SRG-Shift Register) 实际需求:无线通信 移位寄存器从结构上看,是将若干个触发器级联起来 按输入方式分:串行和并行输入 按输出方式分:串行和并行输出 按移位方向分:左移和右移 例:设计一个“111”检测器 第六节 移位寄存器 一、单向移位寄存器 串入并出 特征方程: 一、单向移位寄存器 一、单向移位寄存器 一、单向移位寄存器 右移 左移 移位寄存器特征方程: 右移: 左移: 并、串输入--并、串输出 有误 X 第六节 移位寄存器 二、集成4位通用移位寄存器 单向移位 双向移位 第六节 移位寄存器 二、集成4位通用移位寄存器 二、集成4位通用移位寄存器 二、集成4位通用移位寄存器 二、集成4位通用移位寄存器 移位寄存器的扩展 三、移位寄存器的直接应用 三、移位寄存器的直接应用 并/ 串转换器-74LS166 (串、并入/串出) 并 入 串入 三、移位寄存器的直接应用 并/ 串转换器-74LS166 (串、并入/串出) 三、移位寄存器的直接应用 并/ 串转换器-74LS166 (串、并入/串出) 三、移位寄存器的直接应用 并/ 串转换器-74LS166 (串、并入/串出) 异步与同步的区别 例6-4 试分析图6-21的计数电路,列出状态转换真值表及转换图,并说明其功能 解:1. 触发器的激励方程 2.触发器状态方程 3.状态转换真值表 4.状态图 功能 分析 Q0,Q2:11010发生器,Q1:反码 Q0,Q2:11010发生器,Q1:反码 五、集成同步4位二进制加法计数器 工作原理 五、集成同步4位二进制加法计数器 五、集成同步4位二进制加法计数器 五、集成同步4位二进制加法计数器 任意进制计数器的设计 方法: 1. 异步反馈清零 2. 同步反馈清(置)零 3. 预置-进位 4. 反馈预置 五、集成同步4位二进制加法计数器 同步清零:74LS163 异步清零:74LS161 同步清零与异步清零的区别? 五、集成同步4位二进制加法计数器 同步清零:74LS163 异步清零:74LS161 五、集成同步4位二进制加法计数器 M=? 五、集成同步4位二进制加法计数器 五、集成同步4位二进制加法计数器 级联 当由FFFE→FFFF时的情况 CO=ENT*CT=15 当由FFFE→FFFF时的情况 哪个电路转换更快 CO=ENT*CT=15 例: 试分析如图计数电路,算出它的计数模M,并说明预置数的设置原则 M= (1000000002=(105)10 六、集成同步二进制 可逆 计数器 1、同步单时钟二进制可逆计数器——74LS169 74169 六、集成同步二进制 可逆 计数器 2、同步双时钟二进制可逆计数器——74LS193 双时钟的工作原理 七、集成同步BCD码计数器 工作原理: Q1Q3的特征方程 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 0000 七、集成同步BCD码计数器 七、集成同步BCD码计数器 七、集成同步BCD码计数器 七、集成同步BCD码计数器 同步BCD码可逆计数器 第四节 数据寄存器 三、寄存器 第四节 数据寄存器 三、寄存器 锁存器 寄存器 区别? 第四节 数据寄存器 三、寄存器 第四节 数据寄存器 三、寄存器 第四节 数据寄存器 寄存器顾名思义,就是保存数据的地方。 锁存器是用于存储数据来进行交换,使数据稳定下来保持一段时间不变化,直到新的数据将其替换。 寄存器与锁存器都是用来暂存数据的器件,在本质上没有区别。 寄存器的输出端平时不随输入端的变化而变化,只有在时钟有效时才将输入端的数据送输出端(打入寄存器); 锁存器的输出端平时总随输入端变化而变化,只有当锁存器信号到达时,才将输出端的状态锁存起来,使其不再随输入端的变化而变化。 第四节 数据寄存器 寄存器的输出端平时不随输入端的变化而变化,只有在时钟有效时才将输入端的数据送输出端(打入寄存器); 锁存器的输出端平时总随输入端变化而变化,只有当锁存器信号到达时,才将输出端的状态锁存起来,使其不再随输入端的变化而变化。 锁存 寄存 第五节 计数器
显示全部
相似文档