文档详情

第9讲数字电路的时序问题.ppt

发布:2017-04-25约小于1千字共47页下载文档
文本预览下载声明
第九讲 数字电路时序问题;一、概述——时钟技术;一、概述——解决各信号延时不确定性;二、数字系统的时序分类;二、时序分类——同步互连;二、时序分类——中等同步互连;二、时序分类——近似同步互连;二、时序分类——异步互连;三、同步设计——同步时序原理;例题:计算传播延时和污染延时(课本p364);三、同步设计——时钟的不确定性来源;时钟的不确定性的影响分类;时钟偏差;正时钟偏差与负时钟偏差;正时钟偏差与负时钟偏差;Clock Skew 问题;正时钟偏差;正时钟偏差(续);负时钟偏差;三、同步设计(3)时钟的抖动;具有反馈的数据通路结构;时钟抖动的影响;Skew 和Jitter 共同作用的影响;最长时钟周期(最低时钟频率)发生;信号竞争最容易发生在;四、同步失效(亚稳态)现象;同步器;一个简单的同步器;改善同步失效的措施;Mean Time to Failure;一个同步器的例子;五、基于Latch 的流水线;剩余时间借用 Slack-borrowing;;;6、时钟分布网络;H-Tree 时钟网络;Clock Grid Network;DEC Alpha 21164 (EV5);天津大学·《大规模集成电路设计》课件 shizaifeng@tju.edu.cn;Clock Skew in Alpha Processor;时钟网络布线的一般方法;七、自定时系统;自定时系统的例子;自定时的特点;自定时步骤的优缺点;
显示全部
相似文档