数字电子技术基础(张克农)期末复习题.ppt
文本预览下载声明
5. 已知10位倒T型单极性反相输出DAC ,当输入代码为 1010000000时输出u0=3.125V,则DAC的VREF=(-5)V。 6. 1)一个时钟频率为100KHz的7位双积分A/D转换器, 最大 转换时间Tmax=(0.256)ms, 最小转换时间Tmin=(0.128)ms 。 2)对于一个7位倒T型D/A转换器的分辨率为(0.008)。 复习题 1. 某同学有一个异或门欲作反相器用完成 , 剩余(1 )个输入端,应接(H )。 2. 按输出状态论,施密特触发器属于(单、双、无) 稳态触发器。 3. (EC)H =( 0010 0011 1001 ) 5421码 =(0101 0110 1001) 余3码 4. 已知某为单极性反相输出的DAC,最小分辨率电压 VLSB=4.9mV,最大满度输出电压Vm=9.995V,该转换 器的位数n=(11),基准电压VREF=(-10)V。 A F = 一、填空、选择 7. (1) 反相器中三极管饱和越深,存储时间ts越( 大 ),工作 速度越( 慢 )。 (2) 逻辑电路中高电平用1, 低电平用0表示被称为(正)逻辑。 (3) 测得两个TTL与非门实际参数G1: VOFF=1V, VON=2V; G2: VOFF=1.1V, VON=1.8V。哪个门的抗干扰能力强(G2)。 (4) 触发器在完成特征方程功能时,触发端CP应加(有效) 信号,置0端RD和置1端SD应加(无效)信号。 8. (1) 某10位D/A转换器的最小分辨率电压VLSB=2mV,求 输出最大满刻度电压Vmax=(2.46)V,分辨率为(0.001)。 (2) 已知某A/D转换器完成一次转换需100nS,它的转换 率为(10MHZ ) 。 10. 已知F1、F2的卡诺图如下,填出F=F1⊕F2的卡诺图。 9. 判断下列说法的对错 (1) TTL与非门多余输入端到地之间可以接任意值电阻; (2) TTL与非门的输入端不能并联使用; (3) 译码器、计数器、全加器、寄存器都是组合电路; (4) N进制计数器可以实现N分频; (5) 某一时刻,编码器只能对一个输入信号进行编码。 × × √ √ × 二、分析、计算、设计 11. 下图是由一个555定时器和一个4位二进制加法计数器 组成的可调节计数式定时器原理示意图。 试解答下列各题: 1) 电路中555定时器接成何种电路? ( 多谐振荡器 ) 2) 若计数器的初态Q4Q3Q2Q1=0000,当开关S接通后大 约经过多少时间发光二极管变亮(设电位器的阻值全 部接入电路)?( 约45分钟 ) 12.已知TTL三态门电路如下所示,求电压表的值: (1)C=1时, a)S接1点,V1 = 1.4 v,V2 = 0.3 v; b)S接2点,V1 = 0 v,V2 = 3.6 v; (2)C=0时, a)S接1点, V1 = 0 v, V2 = 0 v; b)S接2点, V1 = 0 v, V2 = 0 v; 13.双积分A/D转换器如图所示,请回答下列问题: (1) 若被测电压uImax=2V,要求分辨率≤0.20mV, 则至少需要用多少位二进制计数器? (2) 若时钟频率 ,则采样保持时间 至少为多少毫秒? KHz f CP 200 = 故至少15位二进制计数器; 解: (1) 2n≥ 至少81.92毫秒。 (2) 14.74LS190和74LS191组成的电路如图所示。分析两芯片各 自构成的计数长度M1、M2,并画出相应的状态转换图。 求电路的输出Y和CP分频比为多少? 长度M1=9 M2=8 fY=fCP/72 范围:191—15、0~7 (8为过渡数) 190—6~9、0~3(4为过渡数) 15.分析如图所示电路的逻辑功能。 该电路为一位二进制大小比较器, F1为大于端,F2为小于端,F3为等于端。 F2 = B F1= A B F3 = +AB 16.如图所示电路的输入ABCD为5421码,分析其逻辑功能。
显示全部