《数字电子技术复习题2》.doc
文本预览下载声明
共 NUMPAGES 8页 第 PAGE 8页
数字电子技术复习题2
一、填空题
1.多变量异或运算时,若,则的个数必为
个。(奇或偶)
2.TTL集电极开路门必须外接________才能正常工作。
3.TTL三态门,其输出除了高电平和低电平两种状态外,第三种状态为 。
4.对30个信号进行编码,采用二进制编码需________位输出。
5.时序电路的次态输出不仅与即时输入有关,而且还与________有关。
6.在JK型触发器中,令J=K则可以构成T型触发器,若令 则又可以构成 型触发器。
7.将四位移位寄存器的末端反馈至首级端的电路称为 。
8.四位触发器构成的扭环计数器,已知它的现态为0010,次态为0101,则在移位命令的作用下,紧跟着的再下一个次态为__________。
9.施密特触发器具有 特性,定义参数回差电压。
10.在10位二进制D/A转换器中,若最大满刻度模拟输出电压为8V,则其最小分辨电压为__________。
二、选择题
1.二进制数(1100110.01101)2,其等值十六进制数是( )。
A. (CC.0D)16 B. (66.61)16
C. (66.68)16 D. (C6.61)16
2.在已学的三种A/D转换器(双积分,并联比较,逐次渐近)中,转换速度最低的是( )。
A.双积分A/D B.并联比较
C.逐次渐近 D.三者差不多
3.的对偶式是 ( )。
A、 B、
C、 D、
4. 触发器是( )。
A、无稳态电路 B、单稳态电路 C、双稳态电路 D、多稳态电路
5.设计一个一位BCD码计数器至少需要( )个触发器。
A.8 B.6 C. 3
6.顺序脉冲发生器一般由( )组成。
A. 计数器和译码器 B. 计数器和全加器
C. 计数器和编码器 D. 移位寄存器和编码器
7.若串行传输四位代码a3a2a1a
A. B.
C. D.
8.反馈移位寄存器产列至少需要( )个触发器。
A. 8 B. 6 C. 3 D.
9.一个RAM有n位地址输入端,b位I/O数据端,则其存储矩阵的容量为( )。
A. B. C. D.
10..下图所示的触发器中,在CP上降沿到来时,触发器的次态为( )
A. X B. X?
C. D. 0
三、分析题
1.化简
用公式法将下列表达式化简成最简与或式:
(1)
(2)
用卡诺图法将下列表达式化简成最简与或式:
(3)
(4)
2、一个电话机信号控制电路。电路有I0(火警)、I1(盗警)和I2(日常业务)三种输入信号,通过排队电路分别从L0、L1、L2输出,在同一时间只能有一个信号通过。如果同时有两个以上信号出现时,应首先接通火警信号,其次为盗警信号,最后是日常业务信号。试列出真值表并写出该逻辑函数。
3、写出图电路输出G、F、L的逻辑函数表达式。3线-8线译码器74LS138的逻辑图见图。
.
4、电路及输入端A,B的波形如图所示。设起始状态Qn=0,试对应输入波形画出Q端的波形。
5、分析下图所示时序电路的逻辑功能。其中74151为数据选择器,74161为异步清零的二进制计数器。
6、已知电路如图所示,试分析电路的功能.
(1) 写出各有关表达式
(2)? 画状态图
(3)? 说出该电路的功能.
四、设计题
1、设计一个一位十进制数X的四舍五入电路,即电路输入A,B,C,D是一位十进制数X的8421BCD码。当X≥5时电路输出F=1,否则F=0。要求用八路数据选择器实现。
2、采用JK触发器设计一个可控同步二进制码计数器:当控制信号X=0时,实现模6加法计数;当控制信号X=1时,实现模7减法计数器.要求:(1)列出状态转换表;
(2)求出各JK触发器驱动方程和进、借位C、B的表达式。
(不画逻辑电路图)
一、填空
1.偶 2.上拉电阻 3.高阻状态 4.5 5.现态
6.D 7.环形计数器 8.1011 9.滞回 10.7.8mv
二、选择题
1.C 2.A 3
显示全部