文档详情

数字电子-计数器基本知识.pptx

发布:2025-04-12约6.16千字共10页下载文档
文本预览下载声明

第五章计数器

引入:电路中由两个与非门构成单脉冲发生器,计数器74LS161对其产生的脉冲进行计数,计数结果送入字符译码器并驱动数码管,使之显示单脉冲发生器产生的脉冲个数。脉冲发生器计数器显示

5.1计数器及其表示方法010101010CPQ1Q2QQ00000101001011111图5.2(b)计数器各触发器的翻转不受同一个CP脉冲控制。——异步计数器计数器各触发器的翻转受同一个CP脉冲控制。

——同步计数器Q0Q1Q21.计数器的基本原理

根据计数进制不同又可分为2.分类▲根据计数脉冲的输入方式不同可把计数器分为同步计数器和异步计数器。▲根据计数进制不同又可分为二进制、十进制和任意进制计数器。▲根据计数过程中计数的增减不同又分为加法计数、减法和可逆计数器。

3.二进制计数器若n=1,2,3…,则N=2,4,8…,相应的计数器称为模2计数器,模4计数器和模8计数器。计数器的位数n:即由多少个触发器组成。(n)计数器的模(计数容量):最大所能计数的值N=2n三位二进制计数器

同步二进制计数器——74LS161集成计数器(2)74LS161功能表输入输出ETEPCPD0D1D2D3Q0Q1Q2Q30××××××××10××↑d0d1d2d31111↑××××110××××××11×0×××××0000d0d1d2d3计数保持保持(1)各引脚功能符号的意义:D0~D3:并行数据预置输入端Q0~Q3:数据输出端ET、EP:计数控制端CP:时钟脉冲输入端(↑)C:进位端:异步清除控制端(低电平有效):置数控制端(低电平有效)

(3)74LS161的功能与特点74LS161状态图注释◆、、ET和EP均为高电平时,计数器处于计数状态,每输入一个CP脉冲,进行一次加法计数。

◆:异步置“0”功能。波形ET和EP是计数器控制端,其中一个为低电平,计数器保持原态。两者均为高电平,计数器才处于计数状态。◆:同步并行置数控制端(低电平有效),=0,且=1时,D0~D3上数据

被输出到Q0~Q3。◆、、ET和EP均为高电平时,计数器处于计数状态,每输入一个CP脉冲,进行一次加法计数。

异步二进制计数器——74LS93集成计数器74LS93是异步4位二进制加法计数器。图5.6(b)二进制计数器:CP0作同步脉冲,FF0构成一个二进制计数器;八进制计数器:CP1作同步脉冲,FF1、FF2、FF3构成模8计数器;十六进制计数器:CP1端与Q0端在外部相连,构成模16计数器。74LS93又称为二—八—十六进制计数器。RD1、RD2为清零端,高电平有效。

4.十进制计数器同步十进制计数器——74LS192集成计数器▲逻辑符号输入输出RDCUCDD0D1D2D3Q0Q1Q2Q300××d0d1d2d310↑1××××101↑××××1011×××××1××××××d0d1d2d3加计数减计数保持0000▲74LS192功能表各引脚功能符号的意义:D0~D3:并行数据输入端Q0~Q3:数据输出端CU

显示全部
相似文档