数字电子技术基础(第五版)第五章触发器.ppt
5.5边沿触发器的电路结构与动作特点动作特点:添加标题输出端状态的转换发生在CLK的上升沿到来时刻,而且触发器保存下来的状态仅仅决定CLK上升沿到达时的输入状态,而与此前后的状态无关添加标题例试画出图所示电路的Q波形。设触发器初态为0CP下降沿后置D表示触发器靠CP下降沿触发5.5边沿触发器的电路结构与动作特点注:1.边沿触发器也有JK触发器,如利用传输时间的边沿触发器就是边沿JK触发器,它是在CLK的下降沿动作的。其逻辑符号和特性表如图所示。边沿触发器的共同动作特点是触发器的次态仅取决于CP信号的上升沿或下降沿到达时输入的逻辑状态,故有效地提高了触发器的抗干扰能力。125.5边沿触发器的电路结构与动作特点维持阻塞触发器是另一种边沿触发器,其内部门电路主要为TTL电路。三、维持阻塞触发器*(自学)1.电路结构及功能表:维持阻塞结构的D触发器如图所示。功能表如表所示。表5.5.25.5边沿触发器的电路结构与动作特点其中:①线为置1线;②为置0维持线和置1阻塞线;③置0阻塞线。S?D-置位端,低电平有效;R?D-复位端,也是低电平有效。正常工作时接高电平工作原理:5.5边沿触发器的电路结构与动作特点5.5边沿触发器的电路结构与动作特点利用传输延迟时间的边沿触发器(不讲,自学)5.6触发器的逻辑功能及其描述方法5.6.1触发器按逻辑功能的分类(时钟触发器)一、SR触发器按照逻辑功能触发器可分为SR触发器、JK触发器、D触发器、T触发器和T?触发器凡在时钟信号作用下,具有如表的功能的触发器称为SR触发器表5.6.12.约束条件1.定义:5.6触发器的逻辑功能及其描述方法3.特性方程:由特性表和约束条件画出输出端Q*的卡诺图为表5.6.1111××则可写出触发器输出端的方程为SR触发器的特性方程5.6触发器的逻辑功能及其描述方法图被称为称为SR触发器的状态转换图。注:描述触发器逻辑功能的方法有特性表、特性方程和状态转换图。4.状态转换图:将触发器的特性表用图形方式表现出来,即为状态转换图图5.6.15.逻辑符号5.6触发器的逻辑功能及其描述方法图为SR触发器的逻辑符号,图触发器在时钟脉冲的下降沿动作图二、JK触发器1.定义:凡在时钟信号作用下,具有如表的功能的触发器称为JK触发器表5.6.2图5.6触发器的逻辑功能及其描述方法特性方程为由特性表可得输出端卡诺图为表5.6.22.特性方程:5.6触发器的逻辑功能及其描述方法3.状态转换图:由特性表可得状态转换图如图所示图5.6.3表5.6.25.6触发器的逻辑功能及其描述方法逻辑符号:逻辑符号如图所示,主从结构的触发器是在时钟的下降沿动作图5.6触发器的逻辑功能及其描述方法特性方程:由特性表可得定义:、T触发器凡在时钟信号作用下,具有表所示功能的触发器称为T触发器5.6触发器的逻辑功能及其描述方法其逻辑符号如图所示,为边沿触发器,时钟下降沿触发3.状态转换图:由特性表可得状态转换图如图所示图5.6.54.逻辑符号:图5.6.65.6触发器的逻辑功能及其描述方法特性方程:由特性表可得定义:、D触发器凡在时钟信号作用下,具有表所示功能的触发器称为T触发器5.6触发器的逻辑功能及其描述方法3.状态转换图:其逻辑符号如图所示,为边沿触发器,时钟上升沿触发由特性表可得状态转换图如图所示4.逻辑符号:图5.6.7图5.6.85.6触发器的逻辑功能及其描述方法其电路如图所示解:三个触发器的状态方程为例5.6.1利用JK触发器构成D触发器和T触发器。D触发器转换成JK触发器D触发器的特征方程为添加标题对照公式,令添加标题(5-7)添加标题(5-8)?添加标题JK触发器的特征方程添加标题D触发器转换成T触发器D触发器的特征方程为对照公式,令T触发器的特征方程CPTQ(5-7)(4-8)?=1DQCP5.6触发器的逻辑功能及其描述方法5.6.2触发器的电路结构和逻辑功能、触发方式的关系同步SR触发器电路结构和逻辑功能触发器的电路结构和逻辑功能之间不存在固定的对应关系如SR触发器可以是电平触发的同步结构,也有脉冲触发的主从结构主从结构的SR触发器同样的JK触发器有主从结构的和维持阻塞结构的5.6触发器的逻辑功能及其描述方法图5.4.1