数字电路第五章触发器.ppt
逻辑门控SR锁存器20101010100例:逻辑门控SR锁存器的E、S、R的波形如图所示。假设锁存器的初始状态为“0”,试画出Q3、Q4、Q、“Q非”的波形01111000状态Q4Q3010101例:逻辑门控SR锁存器的E、S、R的波形如图所示。假设锁存器的初始状态为“0”,试画出Q3、Q4、Q、“Q非”的波形011234ESRQ3Q4QQ逻辑门控SR锁存器3讨论:控制门与基本锁存器的配合以及锁存使能信号基本SR锁存器或非门与非门输入有效信号高电平低电平关门控输出低电平高电平有?出低对门控的要求有?出高或非门与门与非门或门E:?关于控制的更多讨论D锁存器1电路结构:在逻辑门控SR锁存器的基础上对输入端做改变原理图、逻辑符号、功能表主要特征:E=1时,控制门打开,实现正常的D锁存功能E=0时,维持原态D锁存器2(74HC373)时序逻辑的表达方式:SR触发器1图:逻辑符号、逻辑图、状态转换图、时序波形图表:特性表、状态转换表方程:特性方程(特指锁存器及触发器)时钟方程:针对异步时序逻辑电路驱动方程:各个触发器输入端的逻辑函数表达式状态方程:将时钟方程、驱动方程带入特性方程逻辑符号SR触发器,有置数(1、0)功能输入S、R高有效在时钟信号的上升沿触发翻转SR触发器2集成触发器74LS71(直接置位、清零端,低电平有效;在时钟信号的下降沿触发翻转.)SRCPQnQn+100↑0000↑1101↑0001↑1010↑0110↑11约束条件:SR=0特性表(状态转换表)状态转换表图01R=0S=1R=1S=0R=0S=×S=0R=×特性方程(卡诺图)J=K=0,维持原态J=K=1,J≠K,JK触发器1逻辑符号JKCPQnQn+100↑0000↑1101↑0001↑1010↑0110↑1111↑0111↑10特性表(状态转换表)状态转换图01K=×J=1K=1J=×J=0K=×K=0J=×JK触发器2JKQnQn+100000011010001101001101111011110特性表(状态转换表)特性方程1KQnJQn+1KQnJ0101001集成触发器74HC76(CMOS双JK触发器,下降沿触发)JK触发器301111110Q12345678例5.4.1:设下降沿触发的JK触发器时钟脉冲CP和J、K信号的波形如图所示,试画出输出端Q的波形。设触发器的初始状态为0。JKCP01000000T及T’触发器特性方程:J=K=T代入状态转换图T=1,计数状态,T’触发器T=0,保持状态01T=1T=1T=0T=0逻辑符号D触发器特性方程:状态转换图集成触发器74HC74(双D触发器,预置、清零端输入,上升沿触发,边沿触发器)01D=1D=0D=0D=1Therearethreetypesofmultivibratorcircuit:astable,inwhichthecircuitisnotstableineitherstate-itcontinuouslyoscillatesfromonestatetotheother.monostable,inwhichoneofthestatesisstable,buttheotherisnot-thecircuitwillflipintotheunstablestateforadeterminedperiod,butwilleventuallyreturntothestablestate.Suchacircuitisusefulforcreatingatimingperiodoffixeddurationinresponsetosomeexternalevent.Thiscircuitisalsoknownasaoneshot.Acommonapplicationisineliminat