门电路和组合逻辑电路改解析.ppt
文本预览下载声明
第20章 门电路和组合逻辑电路 20.1 脉冲信号 1. 模拟信号 3. 晶体管的开关作用 (1) 二极管的开关特性 (2) 三极管的开关特性 20.2 基本门电路及其组合 20.2.1 逻辑门电路的基本概念 1. “与”逻辑关系 2. “或”逻辑关系 3. “非”逻辑关系 20.2.2 分立元件逻辑门电路 1. 二极管“与” 门电路 1. 二极管“与” 门电路 2. 二极管“或” 门电路 2. 二极管“或” 门电路 3. 晶体管“非” 门电路 20.2.3 基本逻辑门电路的组合 20.3 TTL门电路 20.3.1 TTL“与非”门电路 3. TTL“与非”门特性及参数 (2)TTL“与非”门的参数 20.3.2 三态输出“与非”门 20.3.2 三态输出“与非”门 20.5 逻辑代数 1. 常量与变量的关系 20.5.3 逻辑函数的化简 3.用 “与非”门构成基本门电路 20.6 组合逻辑电路的分析与综合 20.6.1 组合逻辑电路的分析 20.6.2 组合逻辑电路的综合 20.7 加法器 20.7.2 半加器 20.7.3 全加器 20.8 编码器 20.8.2 二 – 十进制编码器 1. 8421码 20.9 译码器和数字显示 74LS139型译码器 20.9.2 二-十进制显示译码器 20.11 应用举例 (3) 写出逻辑式并转换成“与非”式 Y2 = I4 + I5 + I6 +I7 = I4 I5 I6 I7 . . . = I4+ I5+ I6+ I7 Y1 = I2+I3+I6+I7 = I2 I3 I6 I7 . . . = I2 + I3 + I6+ I7 Y0 = I1+ I3+ I5+ I7 = I1 I3 I5 I7 . . . = I1 + I3+ I5 + I7 (4) 画出逻辑图 1 0 0 0 0 0 0 0 1 1 1 I7 I6 I5 I4 I3 I1 I2 1 1 1 1 1 1 1 Y2 Y1 Y0 将十进制数 0~9 编成二进制代码的电路 表示十进制数 4位 10个 编码器 高低电平信号 二进制代码 列编码表: 四位二进制代码可以表示十六种不同的状态,其中任何十种状态都可以表示0~9十个数码,最常用的是8421码。 0 0 0 输 出 输 入 Y1 Y2 Y0 0 (I0) 1 (I1) 2 (I2) 3 (I3) 4 (I4) 5 (I5) 6 (I6) 7 (I7) 8 (I8) 9 (I9) Y3 0 0 0 1 1 1 0 1 0 0 0 0 1 1 1 1 0 0 0 1 1 0 1 1 0 0 0 0 0 0 0 0 0 0 1 1 1 8421BCD码编码表 写出逻辑式并化成“或非”门和“与非”门 Y3 = I8+I9 . = I4 + I6 I5 +I7 Y2 = I4 +I5 +I6 +I7 Y0 = I1 +I3 +I5 +I7 +I9 . = I1+I9 I3 +I7 I5 +I7 . . = I2 + I6 I3 +I7 Y1 = I2 +I3 +I6 +I7 画出逻辑图 1 0 0 0 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 1 1 1 1 1 I1 I2 I3 I4 I5 I6 I7 I8 I9 Y3 Y2 Y1 Y0 法二: 十键8421码编码器的逻辑图 +5V Y3 Y2 Y1 Y0 I0 I1 I2 I3 I4 I5 I6 I7 I8 I9 1K?×10 S0 0 1 S1 2 S2 3 S3 4 S4 5 S5 6 S6 7 S7 8 S8 9 S9 当有两个或两个以上的信号同时输入编码电路,电路只能对其中一个优先级别高的信号进行编码。 即允许几个信号同时有效,但电路只对其中优先级别高的信号进行编码,而对其它优先级别低的信号不予理睬。 2. 二-十进制优先编码器 74LS147 型优先编码器功能表 I9 Y0 I8 I7 I6 I5 I4 I3 I2 I1 Y1 Y2 Y3 1 1 1 1 1 1 1 1 1 1 1 1 1 输 入 (低电平有效) 输 出(8421反码) 0 ? ? ? ? ? ? ? ? 0 1 1 0 1 0 ? ? ? ? ? ?
显示全部