文档详情

门电路与组合逻辑电路.ppt

发布:2025-03-01约1.64万字共190页下载文档
文本预览下载声明

8-3线优先编码器当待编码的几个信号同时为1时,应按照事先编排好的优先顺序输出。具有此种功能的编码器为优先编码器。74LS148为8-3线优先编码器第127页,共190页,星期日,2025年,2月5日输出信号输入信号74LS148引线排列图14131211109812345671615UCCYSYEXI1I2I3I0I7I6I5I4Y2Y1GNDY0S((E)74LS148输入信号输出信号控制端(使能输入端)优先扩展输出端选通端输入输出都是反变量有信号时,输入为0,输出的反变量组成反码第128页,共190页,星期日,2025年,2月5日74LS148编码器状态表输入输出S(E)I0I1I2I3I4I5I7I6Y1Y2Y0YEXYs01111111?0111111??011111???01111????0111?????011??????01???????011111111????????111011100110101100010110101001001010000111110111110000000001第129页,共190页,星期日,2025年,2月5日在BCD码中,十进制数(N)D与二进制编码(K3K2K1K0)B的关系可以表示为:(N)D=23K3+22K2+21K1+20K08421在BCD码中,用四位二进制数表示0~9十个数码。亦称8421码2.二---十进制编码器00000001001000110110011110001001010101008421码十进制数0123456789第130页,共190页,星期日,2025年,2月5日将十个状态(对应于十进制的十个代码)编制成BCD码。十个输入需要几位输出?四位输入:I0?I9输出:Y0?Y3列出状态表如下:十-四线编码器二---十进制编码器第131页,共190页,星期日,2025年,2月5日编码表0输入Y3Y2Y1Y0I00000I10001I20010I30011I40100I50101I60110I70111I81000I91001逻辑图略第132页,共190页,星期日,2025年,2月5日9.5.2译码器1.二进制译码器将输入的一组n位二进制码译成2n种电路状态。也叫n---2n线译码器。译码器的输入:n位二进制代码译码器的输出:2n个高低电平信号编码的逆过程,即将某二进制代码翻译成电路的某种状态。译码第133页,共190页,星期日,2025年,2月5日双2-4线译码器74LS139第134页,共190页,星期日,2025年,2月5日2-4线译码器74LS139的内部线路输入控制端输出A1A011111第135页,共190页,星期日,2025年,2月5日例10:分析下图的逻辑功能。ABF11第95页,共190页,星期日,2025年,2月5日状态表相同为“1”不同为“0”同或门=1第96页,共190页,星期日,2025年,2月5日例11:分析下图的逻辑功能。ABF第97页,共190页,星期日,2025年,2月5日状态表相同为“0”不同为“1”异或门=1F第98页,共190页,星期日,2025年,2月5日例12:分析下图的逻辑功能。234AMB1F=101被封锁11第99页,共190页,星期日,2025年,2月5日234AMB1F=010被封锁1选通电路第100页,共190页,星期日,2025年,2月5日9.4.2组合逻辑电路设计任务要求最简单的逻辑电路1、指定实际问题的逻辑含义,列出逻辑状态表。分析步骤:2、根据状态表,写出逻辑式。3、用逻辑代数对逻辑式进行化简或变换。4、根据化简、变换后的逻辑式画

显示全部
相似文档