第四章组合逻电路-1.ppt
文本预览下载声明
第四章 组合逻辑电路 图 4.2.1 输入端 输出端 表4.2.1 3位二进制编码器真值表 1 0 1 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 0 1 1 0 0 0 1 0 0 0 0 1 1 0 0 0 0 0 0 0 1 0 1 1 1 0 0 0 0 0 0 0 1 0 1 0 0 0 1 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 A B C I0 I1 I2 I3 I4 I5 I6 I7 输 出 输 入 ① 产生输入端十进制下标的自然二进制码 ② 输入端高电平(即逻辑“1”)有效 74148简化符号 输入端 输出端 输出有效标志端 输出使能端 74148各输入端、输出端都是低电平有效。 EN(Enable):输入使能端 表4.2.2 8—3线优先编码器74148功能表 ① 产生输入端十进制下标的自然二进制码的反码 ② 输入端低电平(即逻辑“0”)有效 1 0 1 1 0 1 1 1 1 1 1 0 ? 0 1 0 1 0 1 1 1 1 1 1 0 ? ? 0 0 0 0 0 0 0 0 1 EN 使能输入 1 1 1 1 0 0 0 1 1 0 1 0 0 0 1 0 0 0 1 1 1 1 1 1 Y2 Y1 Y0 输 出 0 0 0 0 0 0 1 1 YEX 输出标志 1 1 1 1 0 ? ? ? ? 1 1 1 0 ? ? ? ? ? 1 1 0 ? ? ? ? ? ? 1 1 1 1 1 0 ? ? ? 1 1 1 1 1 1 1 1 0 1 0 ? ? ? ? ? ? ? 0 1 1 1 1 1 1 1 1 1 ? ? ? ? ? ? ? ? YEN I7 I6 I5 I4 I3 I2 I1 I0 使能输出 输 入 当片(2)处于编码状态时,YEN=1,从而片(1)不工作; 当片(2)处于非编码状态时,YEN=0,从而片(1)工作; 图 4.2.3 表4.2.3 二—十进制优先编码器74147功能表 ① 产生输入端十进制下标的8421BCD码的反码 ② 输入端低电平(即逻辑“0”)有效 0 1 1 0 ? ? ? ? ? ? ? ? 0 0 1 1 1 ? ? ? ? ? ? ? 0 1 1 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 Y3 Y2 Y1 Y0 输 出 ? ? ? ? ? 0 1 1 1 ? ? ? ? 0 1 1 1 1 ? ? ? 0 1 1 1 1 1 ? ? ? ? ? ? 0 1 1 1 1 1 1 1 1 1 1 1 ? ? 0 1 1 1 1 1 1 ? 0 1
显示全部