文档详情

ch06-6康华光《数字电子技术》第六版教程.ppt

发布:2017-05-04约小于1千字共16页下载文档
文本预览下载声明
6.6 简单的时序可编程逻辑器件(GAL);(1) 通用阵列逻辑(GAL) 在PLA和PAL基础上发展起来的增强型器件.电路设计者可根据需要编程,对宏单元的内部电路进行不同模式的组合,从而使输出功能具有一定的灵活性和通用性。;芯片内部主要由许多不同功能的可编程逻辑模块组成,靠纵横交错的分布式可编程互联线连接起来,可构成极其复杂的逻辑电路。它更适合于实现多级逻辑功能,并且具有更高的集成密度和应用灵活性在软件上,亦有相应的操作系统配套。这样,可使整个数字系统(包括软、硬件系统)都在单个芯片上运行,即所谓的SOC技术。;(2)输出结构类型太多,给设计和使用带来不便。;可编程与阵列(32X64位);6.6.2 GAL中的输出逻辑宏单元; GAL的电路结构与PAL类似,由可编程的与阵列、固定的或阵列和输出电路组成,但GAL的输出端增设了可编程的的输出逻辑宏单元(OLMC)???通过编程可将 OLMC设置为不同的工作状态,可实现PAL的所有输出结构,产生组合、时序逻辑电路输出。;数据选择器;乘积项数据选择器(2选1);乘积项数据选择器:根据AC0和AC1(n)决定与逻辑阵列的第一乘积项是否作为或门的一个输入端。只有在G2的输出为1时,第一乘积项是或门的一个输入端。;(2)原变量/非变量输出电路—由异或门控制;OMUX:根据AC0和AC1(n)决定OLMC是组合输出还是寄存器输出模式;由三态数据选择器(4选1)控制输出选择器的选通端SEL;FMUX: 根据AC0和AC1(n)的不同编码,使反向传输的电信号也对应不同。;6.6.3 GAL的结构控制字; ?时序电路的分析,首先按照给定电路列出各逻辑方程组、进而列出状态表、画出状态图和时序图,最后分析得到电路的逻辑功能。时序电路的设计,首先根据逻辑功能的需求,导出原始状态图或原始状态表,有必要时需进行状态化简,继而对状态进行编码,然后根据状态表导出激励方程组和输出方程组,最后画出逻辑图完成设计任务。。
显示全部
相似文档