ch08-1康华光 数字电子技术 第六版.ppt
文本预览下载声明
* 8. 半导体存储器 8.1 复杂可编程逻辑器件(CPLD)简介 8.2 现场可编程门阵列(FPGA) 8.3 可编程逻辑器件开发过程简介简介 8.1 复杂可编程逻辑器件(CPLD)简介 1. 逻辑块 2. 可编程内部连线 3. I/O单元 8.1 复杂可编程逻辑器件(CPLD)简介 与PAL、GAL相比,CPLD的集成度更高,有更多的输入端、乘积项和更多的宏单元; 每个块之间可以使用可编程内部连线(或者称为可编程的开关矩阵)实现相互连接。 CPLD器件内部含有多个逻辑块,每个逻辑块都相当于一个GAL器件; 1. 逻辑块 逻辑块是CPLD实现逻辑功能的核心模块。 逻辑块 内部 的可 编程 连线 区 I/O 单元 乘积项 阵列 乘积项 分配 宏单元 Macro cell PI 通用的CPLD器件逻辑块的结构 (1)可编程乘积项阵列 (2)乘积项分配和宏单元 GAL中的乘积项是固定的,对应一个宏单元。但逻辑块中的乘积项可以编程,分配到不同的宏单元。灵活性大大提高。 CPLD中的宏单元与GAL中的类似。
显示全部