文档详情

计算机组成原理实验4总线控制器实验.doc

发布:2017-06-09约1.26千字共3页下载文档
文本预览下载声明
集美大学计算机工程学院实验报告 课程::名称:: 上机实践日期:2012.12.6 上机实践时间: 2 学时 实验5 总线控制器实验 一 实验目的 (1) 理解总线的概念及其特性。 (2) 掌握总线传输控制特性。 二 实验设备 TDN-CM+或TDN-CM++计算机组成原理教学实验系统一台 ,排线若干。 三 实验内容 1) 总线的基本概念 总线是多个系统部件之间进行数据传送的公共通路,是构成计算机系统的骨架。借助总线连接,计算机在系统各部件之间实现传送地址、数据和控制信息的操作。因此,所谓总线就是指能为多个功能部件服务的一组公用信息线。 2) 实验原理 实验所用总线传输实验框图如图17所示,它将几种不同的设备挂至总线上,有存储器、输入设备、输出设备、寄存器。这些设备都需要有三态输出控制,按照传输要求恰当有序的控制它们,就可实现总线信息传输。 3) 实验要求 根据挂在总线上的几个基本部件,设计一个简单的流程: (1) 输入设备将一个数打入R0寄存器。 (2) 输入设备将另一个数打入地址寄存器。 (3) 将R0寄存器中的数写入到当前地址的存储器中。 (4) 将当前地址的存储器中的数用LED数码管显示。 四 实验步骤 按照图18实验接线图进行连线。 具体操作步骤图示如下: 初始状态应设为:关闭所有三态门(SW-B=1,CS=1,R0-B=1,LED-B=1),其他控制信号为LDAR=0,LDR0=0,W/R(RAM)=1,W/R(LED)=1。 五 实验结果: 输后在LED上显示63,实验成功。 六、实验小结: 1 数据输 入开关 地址寄 存器AR 存储器 RAM 数码管 显示LED R0寄 存 器 图17 总线实验原理图 SW-B LDAR CS W/R LED-B W/R R0-B LDR0 总线 BUS UNIT B7……B0 INPUT UNIT D7 D0 SW-B D7 D0 LDR0 D7 D0 D7 D0 OUTPUT DEVICE AD7 AD0 SW-B D7 D0 LDAR SW-B R0-B REG UNIT ADDRESS UNIT EXT UNIT A7 A0 MAIN MEM W/R W/R CS LED-B 图18 总线实验原理图 SWITCH UNIT LDPC PC-B S3 299-B WE CE LDAR 数据开关 三态门 SW-B=0 打入寄存 器R0 LDR0= 数据开关 打入寄存 器AR LDAR= 三态门 SW-B=1 R0-B=0 R0写入存储器 W/R(RAM)=0 CS=0 三态门 R0-B=1 CS=1 存储器打入LED W/R(RAM)=1 CS=0 LED-B=0 W/R(LED)=
显示全部
相似文档