第三章 硬件抗干扰技术演示课件.ppt
文本预览下载声明
搭接 电子设备中,金属部件之间的低阻抗连接称为搭接。例如: 电缆屏蔽层与机箱之间搭接 屏蔽体上不同部分之间的搭接 滤波器与机箱之间的搭接 不同机箱之间的地线搭接 精选编制 搭接不良的滤波器 滤波器接地阻抗 预期干扰电流路径 实际干扰电流路径 精选编制 搭接不良的机箱 V I 航天飞行器上的搭接阻抗要小于2.5m?! 精选编制 搭接阻抗的测量 机柜 ~ 搭接阻抗 频率 寄生电容 导线电感 并联谐振点 V I Z = V / I 精选编制 不同的搭接条 精选编制 频率不同搭接方式不同 精选编制 搭接点的保护 精选编制 双绞线和金属屏蔽线 抑制静电感应干扰采用金属网的屏蔽线; 抑制电磁感应干扰采用双绞线 精选编制 金属屏蔽线 精选编制 双绞线的节距 精选编制 双绞线的接地与传送距离 传送距离在5米以下 精选编制 双绞线的接地与传送距离 传送距离在10米以上 精选编制 屏蔽线的抗干扰原理 屏蔽层不接地:VN = VS =V1 [ C1S / ( C1S + C2G ) ],与无屏蔽相同 屏蔽层接地时:VN = VS = 0, 具有理想的屏蔽效果 C1s C1G C2G C1G C2G C1s Vs V1 V1 Vs C2S 精选编制 屏 蔽 要 点 静电屏蔽应具有两个基本要点,即完善的屏蔽体和良好的接地。 电磁屏蔽不但要求有良好的接地,而且要求屏蔽体具有良好的导电连续性,对屏蔽体的导电性要求要比静电屏蔽高得多。 在实际的屏蔽中,电磁屏蔽效能更大程度上依赖于机箱的结构,即导电的连续性。机箱上的接缝、开口等都是电磁波的泄漏源。穿过机箱的电缆也是造成屏蔽效能下降的主要原因。 解决机箱缝隙电磁泄漏的方式是在缝隙处用电磁密封衬垫。电磁密封衬垫是一种导电的弹性材料,它能够保持缝隙处的导电连续性。常见的电磁密封衬垫有导电橡胶、双重导电橡胶、金属编织网套、螺旋管衬垫、定向金属导电橡胶等。 精选编制 滤波 滤波器的作用 滤波器的种类 信号滤波器的安装位置 滤波器的正确安装 精选编制 滤波器的概念 无源滤波器 有源滤波器 数字滤波器 衰减系数 精选编制 滤波器的作用 信号滤波器 电源滤波器 切断干扰沿信号线或电源线传播的路径,与屏蔽共同构成完善的干扰防护。 精选编制 满足电源线干扰发射和抗扰度要求 精选编制 满足抗扰度及设备辐射发射要求 信号线滤波器 干扰源 精选编制 开关电源噪声 50Hz的奇次谐波(1、3、5、7 ) 开关频率的基频和谐波(1MHz以下差模为主,1MHz以上共模为主) 精选编制 滤波器的种类 衰减 衰减 衰减 衰减 低通 带通 高通 带阻 3dB 截止频率 精选编制 低通滤波器类型 C ? T L 反? ? 精选编制 滤波器的选择 根据阻抗选用滤波电路 器件参数的确定 低通滤波器对脉冲信号的影响 精选编制 根据阻抗选用滤波电路 源阻抗 电路结构 负载阻抗 高 C、?、多级? 高 高 ?、多级? 低 低 反?、多级反? 高 低 L、多级L 低 规律:电容对高阻,电感对低阻 精选编制 器件参数的确定 L C R R L = R / 2?FC C = 1 / 2?RFC 对于T形(多级T)和 ? 形(多级?)电路,最外边的电感或电容取 L/2 和 C/2,中间的不变。 精选编制 实际电容器的特性 ZC 实际电容 理想电容 f 引线长1.6mm的陶瓷电容器 电容量 谐振频率(MHZ) 1 ?F 1.7 0.1 ?F 4 0.01?F 12.6 3300 pF 19.3 1100 pF 33 680 pF 42.5 330 pF 60 1/2?? LC C L 精选编制 串联单点、并联单点混合接地 模拟电路1 模拟电路2 模拟电路3 数字逻辑控制电路 数字信息处理电路 继电器驱动电路 马达驱动电路 精选编制 线路板上的地线 噪声 模拟 数字 精选编制 长地线的阻抗 设备 Z0 = (L/C)1/2 R R L L C C FP1 = 1/2?(LC)1/2 ZP = (?L)2/R RAC RDC 串联谐振 并联谐振 精选编制 多点接地 R1 R2 R3 L1 L2 L3 电路1 电路2 电路3 精选编制 混合接地 ~ Vs 地电流 Rs ~ Vs 安全接地 Rs 安全接地 地环路电流 精选编制 屏蔽 屏蔽的概念 电屏蔽 磁屏蔽 电磁屏蔽 实际屏
显示全部