文档详情

数字电路域逻辑设计4-3.ppt

发布:2018-05-14约2.51千字共10页下载文档
文本预览下载声明
* *   功能描述:选择多个输入通道中的任意一路信号传送到输出端,作为输出信号。   特点:在某一时刻,N 个输入端中只允许有1个输入信号被选择作为输出信号;输入信号的选择是由地址端的二进制代码来决定的。地址端数目n与输入端数目N应该满足N=2n的关系。 4.1.6 数据选择器 … MUX 图4-1-27 数据 选择器通用逻辑符号 … 总之,任何时候,对应地址端的一个值,就有相应的一个输入端被选中,送到输出端.   1.双4选1数据选择器   4选1数据选择器函数表达式:   可见,通过地址端A1A0的4种组合,可以从D3~D04路输入数据中选择1路送到输出端,从而实现了数据选择的功能。 D23 D13 1 1 0 D22 D12 0 1 0 D21 D11 1 0 0 D20 D10 0 0 0 0 0 × × 1 Y0 Y1 A0 A1 ST1(ST2) 表4-1-11 双4选1数据选择器真值表 转到4-1-28   2.8选1数据选择器CT54S151/CT74S151 MUX ST A0 A1 A2 D0 D1 D2 D3 D4 D5 D6 D7 0 2 0 1 2 3 4 5 6 7 G 0 7 Y W 图4-1-30 8选1数据 选择器逻辑符号 EN D7 D7 1 1 1 0 D6 D6 0 1 1 0 D5 D5 1 0 1 0 D4 D4 0 0 1 0 D3 D3 1 1 0 0 D2 D2 0 1 0 0 D1 D1 1 0 0 0 D0 D0 0 0 0 0 1 0 × × × 1 W Y A0 A1 A2 ST 表4-1-12 8选1数据选择器真值表   CT54S151/CT74S151是互补输出的8选1数据选择器。 MUX A0 A1 D0 D1 D2 D3 0 1 0 1 2 3 G 0 3 0 1 2 3 EN EN D4 D5 D6 D7 A2 1 Y ≥1   3.数据选择器的功能扩展 图4-1-31补 由CT74153双4选1数据选择器组成8选1数据选择器   (1) 双4选1数据选择器扩展为8选1数据选择器:A2为0时,D0-D3之一传送到输出端;A2为1时,D4-D7之一传送到输出端.   合理地利用数据选择器的选通端,可以实现功能扩展。 EN 0 1 2 3 1 G 0 3 MUX Y 0 Y (2) 4个8选1与1个4选1数据选择器扩展为32选1数据选择器 EN 0 · · · 7 2 G 0 7 MUX Y 0 A0 A1 A2 A3 A4 EN 0 · · · 7 2 G 0 7 MUX Y 0 EN 0 · · · 7 2 G 0 7 MUX Y 0 EN 0 · · · 7 D0 · · · D7 D8 · · · D15 D16 · · · D23 D24 · · · D31 2 G 0 7 MUX Y 0 图4-1-31 8选1扩展成32选1的一种结构 I II III IV 当A4A3=00时,0路通,由A2A1A0决定将I的哪路数据送到输出端,其它类推。 1 2 EN 0 1 2 3 BIN/OCT A0 A1 A2 A3 A4 EN 0 · · · 7 2 0 G 0 7 MUX Y D0 · · · D7 D8 · · · D15 D16 · · ·D23 D24 · · ·D32 ≥1 Y EN 0 · · · 7 2 0 G 0 7 MUX Y EN 0 · · · 7 2 0 G 0 7 MUX Y EN 0 · · · 7 2 0 G 0 7 MUX Y 图4-1-31 8选1扩展成32选1的另一种结构 由BIN/OCT译码器决定哪一片数据选择器处于使能状态. 例:A4A3A2A1A0=01011,译码器1输出为0 第2片数据选择器被选中,D11 输出到Y 译码器   奇偶校验:在信息码之后,根据需要加一位校验码位,使码组中1的码元个数为奇数(奇校验)或偶数(偶校验)。在传输过程中,若有一位由1变为0或由0变为1,则码组中1的码元数的奇偶性不符原先约定,因而到达终点后能检测出有一位差错。   有奇偶校验能力及能产生校验奇偶码的电路称为奇偶检验/产生电路。 4.1.7 奇偶产生/校验电路 2k+1 … 2k … (a) 奇校验单元 (b) 偶校验单元 图4-1-32 奇偶校验单元逻辑符号   1.概念 表4-1-13 9位奇偶产生器/校验器真值表(ODD=1为奇数产生器,EVEN=1为偶数产生器) FEV FOD G3 (EVEN) G4 (ODD) EVEN ODD A B C D E F G H 2k = = 4 3
显示全部
相似文档