文档详情

位十进制数字频率计的设计.doc

发布:2017-03-26约2.22万字共36页下载文档
文本预览下载声明
      JISHOU UNIVERSITY 本科生毕业设计 题 目: 8位十进制数字频率计的设计 作 者: 胡 泽 学 号: 2008103029 所属学院: 吉首大学张家界学院 专业年级: 电子信息科学与技术2008级 指导教师: 谭 明 涛 职 称: 讲 师 完成时间: 2012年5月15日 吉首大学教务处制 8位十进制数字频率计的设计 胡 泽 (吉首大学张家界学院,湖南 吉首 416000) 摘 要 数字频率计是用数字显示被测信号频率的仪器,被测信号可以是正弦波、方波或其它周期性变化的信号。数字频率计广泛应用于科研机构、学校、实验室、企业生产车间等场所。研究数字频率计的设计和开发,有助于频率计功能的不断完善、性价比的提高和实用性的加强。 本文介绍了一种自顶向下分层设计多功能数字频率计的设计方法。该频率计采用 VHDL 硬件描述语言编程,以 QuartusII为开发环境,极大地减少了硬件资源的占用。数字频率计模块划分的设计具有相对独立性,可以对模块单独进行设计、调试和修改,缩短了设计周期。所设计的VHDL语言通过仿真能够较好的测出所给频率并且满足数字频率计的自动清零和自动测试的功能要求,具有理论与实践意义。 关键词:VHDL ;数字频率计; EDA; QuartusII The Research About the Eight Decimal Digital Frequency Meter Hu Ze (College of Zhangjiajie ,Jishou University , Jishou ,Hunan 416000) Abstract Digital frequency meter instrument with digital display of measured signal frequency the measured signal is sine wave, square wave or other periodic vary signals. Digital frequency meter is widely used in scientific research institutions, schools, laboratories, production workshop and other places. Study of digital frequency meter design and development, contribute to the frequency meter function ceaseless and perfect, cost-effective and improve the utility of strengthen. This paper introduces a top-down hierarchical design method of multifunctional digital frequency meter. The frequency of the use of VHDL hardware description language programming, to QuartusII environment for the development, greatly reduces the occupation of hardware resources. Digital frequency meter module design division of the relative independence of the module, a separate design, debug and modify, shorten the design cycle. The design of VHDL language through the simulation can make measure to meet the digital frequency meter frequency and automatic reset and automatic test function requirements, has great theory and practice significance. Key words: VHDL; Digital frequency meter; EDA ; QuartusI
显示全部
相似文档