文档详情

数字抢答器课程设计..doc

发布:2017-01-10约6.42千字共11页下载文档
文本预览下载声明
数字电子技术课程设计报告 设计课题: 八路抢答器 八路抢答器1.1 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 ~ S7表示。 设置一个系统清除和抢答控制开关S,该开关由主持人控制。 抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。当主持人启动开始键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间0.5秒左右。 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止 1.6 如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。 图1定时抢答器的总体框图 3 单元电路设计与参数计算 (1) 抢答电路 利用8个常开接钮开关S~S和8只电阻R~R,组成抢答器的输入电路。S~S为自复式常开按钮开关,分别作为8位抢答按钮,与它相连的8只电阻为下拉电阻,以保证按钮未按下时,锁存器的输入端为低电平。 CTR 图2 数字抢答器电路 1.1 74LS48引脚图、功能表 74LS48芯片是一种常用的七段数码管译码器驱动器,常用在各种数字电路和单片机系统的显示系统中,下面我就给大家介绍一下这个元件的一些参数与应用技术等资料。 十进数或功能 输入 BI/RBO 输出 备注 LT RBI D C B A a b c d e f g 0 H H 0 0 0 0 H 1 1 1 1 1 1 0 1 1 H 0 0 0 1 H 0 1 1 0 0 0 0 2 H 0 0 1 0 H 1 1 0 1 1 0 1 3 H 0 0 1 1 H 1 1 1 1 0 0 1 4 H 0 1 0 0 H 0 1 1 0 0 1 1 5 H 0 1 0 1 H 1 0 1 1 0 1 1 6 H 0 1 1 0 H 0 0 1 1 1 1 1 7 H 0 1 1 1 H 1 1 1 0 0 0 0 8 H 1 0 0 0 H 1 1 1 1 1 1 1 9 H 1 0 0 1 H 1 1 1 0 0 1 1 10 H 1 0 1 0 H 0 0 0 1 1 0 1 11 H 1 0 1 1 H 0 0 1 1 0 0 1 12 H 1 1 0 0 H 0 1 0 0 0 1 1 13 H 1 1 0 1 H 1 0 0 1 0 1 1 14 H 1 1 1 0 H 0 0 0 1 1 1 1 15 H 1 1 1 1 H 0 0 0 0 0 0 0 BI L 0 0 0 0 0 0 0 2 RBI H L 0 0 0 0 L 0 0 0 0 0 0 0 3 LT L H 1 1 1 1 1 1 1 4 (2) 定时电路 ﹒﹒﹒﹒ ﹒﹒﹒ 定时到信号 +5V 7 6 2 3 7 6 2 3 10K 13 4 4 11 5 5 +5V 14 9 10 1 15 14 9 10 1 15 数据预知端 数据预知端 图3可预置时间的定时电路 2.1 74LS192的的功能介绍 如图3所示,CPD为减计数输入端
显示全部
相似文档