北京邮电大学数字电路与逻辑设计实验报告..pdf
文本预览下载声明
北京邮电大学数字电路与逻辑设计
实验报告
学院:xxxx 学院
姓名:xxx
班级:xxxxxxxxxx
1 / 28
学号:xxxxxxxxxx
实验一 Quartus II 原理图输入法设计与实现
一、 实验目的
(1) 熟悉用Quartus II 原理图输入法进行电路设计和仿真;
(2) 掌握Quartus II 图形模块单元的生成与调用;
(3) 熟悉实验板的使用。
二、 实验所用仪器及元器件
(1)计算机;
(2)直流稳压电源;
(3)数字系统与逻辑设计实验开发板。
三、 实验任务要求
(1)用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加
器图形模块单元。
(2)用实验 (1)中生成的半加器模块和逻辑门设计实现一个全加器,
仿真验证其功能,并下载到实验板测试,要求用拨码开关设定输入
信号,发光二极管显示输出信号。
(3)用3 线-8线译码器 (74LS138)和逻辑门设计实现函数,仿真
验证其功能,并下载到实验板测试。要求用拨码开关设定输入信号,
发光二极管显示输出信号。
四、 实验原理图及仿真波形图
2 / 28
(1)半加器
【实验原理图】
XOR
a INPUT
VCC OUTPUT so
b INPUT
VCC
inst
AND2
OUTPUT co
inst2
【仿真波形图】
【仿真波形图分析】
由波形图可以看出,真值表如下:
a b so co
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1
由此可得,,
满足半加器的设计要求。
(2)全加器
3 / 28
【实验原理图】
显示全部