数字电子技术基础试题和答案1-阎石第四版.doc
文本预览下载声明
一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是( 真值表、)、( 逻辑图 )、( 、逻辑表达 )和( 、卡诺图 )。2.将2004个“1”异或起来得到的结果是( 0 3.由555定时器构成的三种电路中,( 施密特触发器 )和( 单稳态触发器 )是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入( 高 )电平。5.基本逻辑运算有: ( 与 )、( 或 )和( 非 )运算。6.采用四位比较器对两个四位数比较时,先比较( 最高 )位,最后比较( 最低 )位。12.两二进制数相加时,不考虑低位的进位信号是 ( 半 ) 加器。13.不仅考虑两个____本位(低位)________相加,而且还考虑来自____低位进位______相加的运算电路,称为全加器。14.时序逻辑电路的输出不仅和____该时刻输入变量的取值_____有关,而且还与_____该时刻电路所处的状态________有关。15.计数器按CP脉冲的输入方式可分为______同步计数器_____和____异步计数器_______。18.一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。20. 把JK触发器改成T触发器的方法是 J=K=T 。21.N个触发器组成的计数器最多可以组成 2n 进制的计数器。22.基本RS触发器的约束条件是 RS=0 。23.对于JK触发器,若,则可完成 T 触发器的逻辑功能;若,则可完成 D 触发器的逻辑功能。二.数制转换(5分):1、(10.001)2=( )16=( )104、(+1001B)原码=( )反码=( )补码5、(-111010B)原码=( )反码=( )补码三.函数化简题:(5分)1、 化简等式,给定约束条件为:AB+CD=02 用卡诺图化简函数为最简单的与或式(画图)。 五.分析题(30分)1、分析如图所示组合逻辑电路的功能。2.试分析如图3所示的组合逻辑电路。 (15分)1). 写出输出逻辑表达式;2). 化为最简与或式;3). 列出真值表;4). 说明逻辑功能。 六.设计题:(30分)1.要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。? 答案:一.填空题1. 真值表、逻辑图、逻辑表达式、卡诺图;2.0;3.施密特触发器、单稳态触发器4.高5.与 、或 、非6.最高7.同步型 、主从型 ;8.积分型单稳态9.TTL 、 CMOS ;10.两、0 ;11.功能扩展电路、功能综合电路 ;12.半 13.本位(低位),低位进位14.该时刻输入变量的取值,该时刻电路所处的状态15.同步计数器,异步计数器16.RS触发器 ,T触发器 ,JK触发器 ,Tˊ触发器,D触发器17.反馈归零法,预置数法,进位输出置最小数法18.两 , 一 19.多谐振荡器 20.J=K=T21.2n22.RS=0三.化简题: :1、利用摩根定律证明公式 :????????????BABABABA反演律(摩根定律):2、画出卡诺图化简得 五.分析题20分)1.1、写出表达式2、画出真值表3、当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。2. (1)逻辑表达式(2)最简与或式:(3) 真值表A B C Y1Y20 0 0000 0 1100 1 0100 1 1011 0 0101 0 1 011 1 0011 1 111(4)逻辑功能为:全加器。六.设计题:1.1、画出真值表2写出表达式 3画出逻辑图
显示全部