第五章 VHDL 硬件描述语言.pdf
文本预览下载声明
第五章 VHDL硬件描述语言
主讲:张海峰
制作:张海峰
青海大学水利电力学院
第五章 VHDL硬件描述语言
电气工程教研室
1 5.1 VHDL概述
2 5.2 VHDL程序的结构
3 5.3 VHDL程序的元素
4 5.4 VHDL程序的描述语句
■
5.1 VHDL 概述
电气工程教研室
◆5.1 VHDL 概述
一、硬件描述语言HDL
二、硬件描述语言的诞生与发展
◆1. 硬件描述语言的起源
◆2.VHDL 的収展
◆3.Verilog HDL
◆4. 关于VHDL 与Verilog HDL 的使用情况
◆5.VHDL 与其他HDL 比较
三.电子设计自动化 (EDA)技术的发展
四、硬件描述语言(VHDL)的突出优点
■
5.1VHDL 概述
电气工程教研室
◆ 一、硬件描述语言HDL (Hardware Description Language )
是一种对于数字电路和系统进行性能描述和模拟的语言,在20世纪70
年代已经在学术界开始使用。使用硬件描述语言可以在数字系统的设
计阶段对系统的性能进行描述和模拟,减少硬件设计的时间和成本,
是一种很有推广价值的设计方法。
◆ 二、硬件描述语言的诞生与収展
◆1. 硬件描述语言的起源
为了把复杂的电子电路用文字文件方式描述,诞生了最初的硬件描述
语言。
国内外普遍使用的主流硬件描述语言有:
(1) VHDL和Verilog HDL
(2) ABEL和AHDL等。
■
电气工程教研室
◆ 2.VHDL 的収展
美国国防高级研究计划局 (DARPA)开发。
1985年第一版。
1987年为IEEE标准 (IEEE1076)。
1993年增修为IEEE1164标准。
1996年加电路合成标准程序和规格IEEE1076.3标准。美国
国防部规定其为官方ASIC设计语言。
1995年中国国家技术监督局推荐VHDL为我国硬件描述语言
的国家标准。
■
电气工程教研室
◆3.Verilog HDL
以C语言为基础,由GDA(Gateway Design
显示全部