第三章时序逻辑电路触发器.ppt
文本预览下载声明
画波形时的注意事项 (1)异步置位及复位信号具有优先权; (2)触发器是在上升沿还是下降沿翻转; (3)触发器如何翻转取决于沿前一刻的输入信号的值。 ① 异步清零。 3. 画出时序图 由状态图可见,电路的有效状态是三位循环码。 从时序图可看出,电路正常工作时,各触发器的Q端轮流出现 一个宽度为一个CP周期脉冲信号,循环周期为3TCP。电路的功能为脉冲分配器或节拍脉冲产生器。 4、逻辑功能分析 时序逻辑电路的基本分析方法 比较简单的时序逻辑电路 如何更快的分析时序逻辑电路 分析cp 分析驱动方程 记住各触发器的逻辑功能真值表 画出时序图 分 析 时 序 逻 辑 电 路 的 状 态 表, 判 定 它 是( )。(a) 加 法 计 数 器 (b) 减 法 计 数 器 (c) 移 位 寄 存 器 b 分 析 时 序 逻 辑 电 路 的 状 态 表, 可 知 它 是 一 只 ( )。(a) 四 进 制 计 数 器 (b) 八 进 制 计 数 器 (c) 十 进 制 计 数 器 b 计 数 器 如 图 所 示, 原 状 态 为 “11”, 送 一 个 C 脉 冲 后 的 新 状 态 为( )。(a) “10” (b) “00” (c) “01” b 分 析 如 图 所 示 计 数 器 的 波 形 图, 可 知 它 是 一 只 ( )。(a) 二 进 制 加 法 计 数 器 (b) 三 进 制 加 法 计 数 器 (c) 四 进 制 加 法 计 数 器 b 逻 辑 电 路 如 图 所 示,若 各 触 发 器 的 初 始 状 态 为“1”, 已 知 C 脉 冲 波 形,试 画 出 输 出 , 及 的 波 形, 并 说 明 它 属 何 种 类 型 计 数 器(计 数 器 的 类 型 是 指 几 进 制, 同 步 还 是 异 步, 加 法 还 是 减 法 )。 三 位 二 进 制 异 步 减 法 计 数 器 分 析 图 示 逻 辑 电 路:(1) 写 出 各 触 发 器 输 入 和 的 逻 辑 式;(2) 列 出 电 路 的 状 态 表, 画 出, 的 波 形 图, 指 出 它 是 几 进 制, 加 法 还 是 减 法? 同 步 还 是 异 步?( 设 触 发 器 的 初 始 状 态 为“00” )。 放大电路存在电抗元件,如电容、电感。因此输入信号的频率不同,电路的输出响应也不同。 (2) 用一片74LS90组成六进制计数器(续) 波形图 CPA QC QB QA 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 0 0 0 CP QA QB QC 1 2 3 4 5 6 0 0 0 1 0 0 1 0 0 1 1 0 0 0 1 1 0 1 0 0 0 总结: 用一片74LS90设计N进制计数器的一般方法 第N个CP脉冲后,由输出端的“1”去控制清0端 R0(1)、R0(2),将输出端全部清0 练习1: 下图是几进制计数器? 答: 8进制 QD QC QB QA S9(1) S9(2) R0(1) R0(2) CPB CPA CP 74LS90 输出端状态的变化范围: 0000~0111 练习2: 下图是几进制计数器? 答: 7进制 QD QC QB QA S9(1) S9(2) R0(1) R0(2) CPB CPA CP 74LS90 练习3: 九进制计数器如何设计? 第9个CP脉冲后,QDQCQBQA=1001时, 用QD 和QA的1去R0(1)、 R0(2)将输出清0 即: CP 9 1 0 0 1 0 0 0 0 用一片74LS90设计九进制计数器 QD QC QB QA S9(1) S9(2) R0(1) R0(2) CPB CPA CP 74LS90 (3) 用2片74LS90组成100进制计数器 方法: 用2个十进制计数器级联,框图如下: CP 计数脉冲 个位向十位的进位脉冲 个位 十位 详细电路图如下: 十进制计数器 (74LS90) 十进制计数器 (74LS90) QD QD QC QB QA S9(1)
显示全部