文档详情

实验设计个位十进制计数器实验报告捞金版.doc

发布:2017-03-25约4.01千字共8页下载文档
文本预览下载声明
广西大学实验报告纸 _______________________________________________________________________________ 姓名:曾宪金 0802100513 电气工程学院 电气自动化类专业 085班 2009年12月25日 实验内容___________________________________________指导老师 宋 春 宁 【实验名称】 设计任意进制计数器 【实验目的】 掌握中规模集成计数器的使用方法及功能测试方法。 学习运用集成计数器构成1/n分频器的方法。 【设计任务】 分别用复位法和预置数法设计一个三位十进制计数器。要求各位同学设计的计数器的计数容量是自己学号的最后三位数字。(提供器件:74LS192、74LS00、74LS20等) 【实验仪器、仪表】 数字电路实验箱、万用表、74LS192、74LS00、74LS20等。 【设计过程】 74LS192的管脚分布如下图所示: ?◆? CPU为加计数时钟输入端,CPD为减计数时钟输入端。 ?? LD为预置输入控制端,异步预置。 ? CR为复位输入端,高电平有效,异步清除。 ??CO为进位输出:1001状态后负脉冲输出, ??BO为借位输出:0000状态后负脉冲输出。 74LS192是十进制计数器,利用其计数原理进行电路的设计。 复位法: 复位条件: 复位条件 百位 十位 个位 5 1 3 0 1 0 1 0 0 0 1 0 0 1 1 根据74LS192原理画出计数逻辑图: 图1 复位法计数逻辑原理图 用EWB5.0画出实验线路图并仿真: 图2 复位法实验线路图 该电路已在EWB5.0平台仿真通过。 预置数法: 设预置数为0。 预置条件为: 预置数 预置条件 百位 十位 个位 百位 十位 个位 0 0 0 5 1 2 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 1 0 0 1 0 根据74LS192原理画出计数逻辑图: 图3 置数法计数逻辑原理图 用EWB5.0画出实验线路图并仿真: 图4 预置数法实验线路图 该电路已在EWB5.0平台仿真通过。 【实验步骤】 打开数字电路实验箱,观察实验箱,看本实验所用的芯片、电压接口(+5V)”端接+5V,“GND”端接地。首先将一块74LS192芯片的CR端接地(清零端为高电平有效),将其输出端、、、通过译码电路接到七位数码管。然后对芯片的加计数脉冲输入端端输入计数脉冲,这样就把一片74LS192芯片接成了一位十进制加计数器。输入计数脉冲观察数码管显示是否正确,即可判断74LS192芯片是否正常。将两片74LS192芯片串接即可接成两位十进制加计数器以检查第二片74LS192芯片是否正常,将个位的74LS192芯片的进位输出端CO端接到十位的74LS192芯片的加计数脉冲输入端端即可把两块74LS192芯片串接。同理将三片74LS192芯片串接成三位十进制计数器即可检查本实验所需的三片74LS192芯片是否都正常。 检验74LS08芯片是否正常的方法:74LS08芯片为四个双输入与门的集成。将74LS08芯片的“”端接+5V,“GND”端接地。若芯片的与门对应输入端输入相同信号“1”,对应输出端(接发光二极管)为高电平(发光二极管亮);与门对应输入端输入信号有“0”,对应输出端(接发光二极管)为低电平(发光二极管不亮);则对应与门正常。74LS08芯片所有与门测试正常则芯片正常。 按实验线路图所示接线,注意接线之前,必须检查导线是否正常。方法是:一只手拿住线的一端,另一段接发光二极管。若发光二极管发光,则导线正常导通;若不亮,则导线不正常导通。 将个位的74LS192芯片的加计数脉冲输入端CPu一次次输入脉冲信号,查看输出端输出结果。输出端通过译码电路接入七位数码管,若输出端所接的七位数码管输出计数结果正常则电路正常计数。 将测得的实验结果记录在实验数据表格中。 检查计数电路的计数容量,若计数电路的计数容量为513(学号)则说明实验成功。 【实验数据】 计数脉冲 百位输出 十位输出 个位输出 数码管显示 百位 十位 个位 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 2 0 0 0 0 0 0 0
显示全部
相似文档