时序逻辑电路的基本分析和设计方法J课件.ppt
文本预览下载声明
第五章 时序逻辑电路;第五章 作业;时序电路的概述 ;? 时序电路的特点;2、时序电路逻辑功能的表示方法;3、时序电路的分类;3、时序电路的分类;时序逻辑 电路图;例;2;3;4;5;确定电路能否自启动;例;2;3;;;5;设计要求; 设计一个串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。;1;②确定系统状态数(确定状态没有遗漏);S0; 原始状态图中,凡是在输入相同时,输出相同、要转换到的次态也相同的状态,称为等价状态。状态化简就是将多个等价状态合并成一个状态,把多余的状态都去掉,从而得到最简的状态图。
所得原始状态图中,状态S2和S3等价。因为它们在输入为1时输出都为1,且都转换到次态S3;在输入为0时输出都为0,且都转换到次态S0。所以它们可以合并为一个状态,合并后的状态用S2表示。;状态分配;状态分配;状态分配;4;;本节小结:
显示全部