第3章 常用逻辑电路与控制电路设计.ppt
文本预览下载声明
第三章 常用逻辑电路与控制 电路设计 一、组合逻辑电路 按结构和工作原理不同,数字电路可分为两大类:组合逻辑电路和时序逻辑电路。 组合逻辑电路的特点:组合逻辑电路是数字电路中最简单的一类逻辑电路,其特点是功能上无记忆,电路中不包含存储单元,结构上无反馈。即电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关。 组合逻辑电路的设计一般应以电路简单、所用器件最少为目标,并尽量减少所用集成器件的种类,因此在设计过程中要用到所学的代数法和卡诺图法来化简或转换逻辑函数 组合逻辑电路任意时刻的输出只取决于该时刻的输入,于电路原来的状态无关 常用的组合逻辑电路有:地址编码器、加法器、多路选择器等 门电路 1. 二输入与门 2.二输入或门 3.二输入与非门 4.二输入或非门 5. 反相门电路 6.二输入异或门电路 编码器和译码器 8线-3线编码器 3-8译码器 多路选择器 比较器 二、时序逻辑电路 触发器 D触发器 JK触发器 T触发器 锁存器 寄存器和移位寄存器 74LS374的描述 移位寄存器应用 时序图 三、D/A控制逻辑的设计 AD558 的 内 部 结 构 框 图 * * 组合逻辑电路的基本设计方法 组合逻辑电路特点及应用 时序逻辑电路任一时刻的输出信号不仅取决于当时的输入信号还取决于电路原来的状态 常用的时序逻辑电路有:计数器、移位寄存器、序列发生器等 同步串行数据的接收 *
显示全部