FPGA考题2.doc
文本预览下载声明
FPGA助理工程师等级试卷
考试说明:
1.考试时间120分钟;
2.考生在C盘根目录(C:\)下建立一个以自己姓名 汉语拼音 命名的考生文件夹;
3.按题目要求作图,完成结果要保存在考生已建立的文件夹中,否则不... 得分..;
4.考试所需素材在C:\CAD_FPGA文件夹下。
一、 客观题(共30分)
1.FPGA项目中必须使用下面哪种类型文件作为顶层设计文件?( )
A.原理图文档 *.SchDoc B.VHDL文件 *.vhd
C.OpenBus 系统文件 *.OpenBus D.Verilog HDL文件 *.v
2.在FPGA设计的哪个阶段可以生成编程所需的二进制码流文件?( )
A.综合B.构建C.下载D.编译
3. 目前FPGA设计输入中,以下哪个不是开发FPGA的方法?( )
A.原理图设计B.VHDL语言设计
C.Verilog-HDL语言设计D.标C语言设计
4. FPGA通用集成库提供FPGA设计中的哪种器件?( )
A.逻辑器件B.外设接口器件
C.处理器器件D.端口连接描述器件
5. 用厂商管脚文件来做什么用途?( )
A.用于下载设计到物理FPGA器件
B.用于监控器件管脚的状态
C.用于导入管脚网络分配信息
D.用于创建新的HDL文件的端口
6. 在OpenBus系统设计时,哪类IP目前还无法直接获得?( )
A.连接器(connectors)
B.处理器(processors)
C.内存(memories)和外围设备(peripherals)
D.PCI设备(Peripheral Component Interconnect)
7. 用于下载编程文件到FPGA器件的通信技术的名字是( )
A.HDMIB.JTAGC.NexusD.JPEG
8.Altium Designer支持的32位软处理器内核是?( )
A.TSK165B.TSK80C.TSK3000D.TSK51
9.在电路设计领域,所谓“EDA”的含义是( )
A.电子设计自动化B.电路设计教育协会
C.电子电路协会D.电路仿真系统
10.硬件描述语言的简称为( )
A.ADLB.DHLC.HDLD.DHC
11.数字IO模块能有多少输入和输出?
A.8B.16C.32D.无限制
12.使用可配置的逻辑分析仪时,其最大可捕获的数据宽度为?
A.8B.16C.32D.64
13.下列哪一个显示方式不属于IOB_X ?
A.LED灯B.滑条C.数字D.字符
14.在下列哪个窗口下可以启动物理器件管脚状态的实时监控功能
A.在原理图文件内
B.在硬件器件面板内 Instrument Rack
C.在器件视图页面中 Device View
D.在JTAG浏览面板内 JTAG Viewer Panel
15.以下那种虚拟仪器可以生成波特率信号?
A.虚拟终端(TERMINAL)B.波特率发生器(BAUDGEN)
C.频率计数器(FRQCNT2)D.频率发生器(CLKGEN)
16. 建立PCB和FPGA间的项目设计关联,利用下列哪个功能实现?
A.FPGA到PCB项目向导B.PCB到FPGA项目向导
C.工作区映射图对话框D.工程面板的结构编辑区
17.在HDL语言逻辑模块设计与仿真程序中,不含下列哪个程序?
A.HDL源文件(HDL Source File)B.测试平台文件(Testbench File)
C.网表文件(Netlist File)D.约束文件(Constraint File)
18.选择配置布局布线工具可以在下面那个命令菜单中实现?
A.DXP PreferencesB.Design Document Options
C.Project Project OptionsD.Tools Schematic Preferences
19.下列哪项数据不是在约束文件定义的?
A.管脚属性B.FPGA芯片C.元器件封装D.网络属性
20. 频率计FRQCNT2的三种工作模式,不包括下列哪一种?
A.频率模式B.周期模式
C.事件(边沿)计数模式D.突发模式
21. 以下不属于FPGA结构组成部分的是?
A.可编程逻辑模块(CLB)B.可编程I/O单元(IOB)
C.可编程内部连线(PIA)D.可编程逻辑宏单元(LAB)
22.下列对VHDL语句结构和语法规则的描述,不正确的是
A.进程是由说明部分、结构体和敏感信号三部分组成;
B.信号名称由英文字母、数字和下划线符号三种类型字符组成;
C.信号方向类型定义可分为输入信号(in)、输出信号(out)、输入/输出信号(inout)和反馈输出信号(buffer)四种;
D.描述电路功能实现的结构体区,需要用关键字Architect
显示全部