FPGA调试SignalTap_II的简易使用方法.pdf
文本预览下载声明
QuartusII 自带在线逻辑分析仪SignalTap 的简易使用方法
ZTE Cytech
支持热线:
调试 FPGA 是一个比较艰巨的任务,设计越是复杂,则在验证设计上所花的时间和金
钱就越多。为了能让产品尽快地占领市场,我们必须尽可能地减少验证时间。此时,验证工
具的优势就体现出来了。Altera 的 SignalTap II 逻辑分析仪是 Altera StratixII 、Stratix、Stratix
GX、Cyclone、Cyclone II、APEX II 、APEX 20KE 、APEX 20KC 、APEX 20K 、Excalibur 、
Mercury 等系列 FPGA 的在线、片内信号分析工具。与硬件逻辑分析仪相比,SignalTap 具有
成本低廉、使用方便、灵活性大等特点,对于 FPGA 设计开发人员来说,无疑是一个好的
帮手。下面就自己的调试经验来和大家分享一下 SignalTap 的简易使用方法。
(一) 创建并设置STP 文件
1、创建一个新的 STP 文件。在 File 菜单中选择 New ,在弹出的界面中选择 Other Files
一栏,再选择 SignalTap II File,点击 OK,出来如下试图:
图 1
2 、在 STP 文件中添加实例(Instance )。在图 1 中Instance 窗口中点击右建,选择 Create
Instance 。默认情况下,新建的 STP 文件中有一个默认名为 auto_signaltap_0 的
Instance 。
3、在新建 Instance 中添加观测节点(Nodes )。在Edit 菜单中选择 Add notes ,弹的Nodes
Finder 界面(如图 2 所示),在 Named 一栏中填入节点名称,可以用*号通配符;在
Filter 一栏中选择 SignalTap II:pre-synthesis,点击List 按钮,Nodes Found 窗口中将
列出查找到的信号,双击以选取所需信号。用同样的方法加入其它所需信号,完成
后点击 OK 。
图2
4 、 为新建的 Instance 添加采样时钟。在 Setup 界面中的 Signal 窗口中(如图 3 所示),
点击 Clock 旁边的 Browse (…),同样弹出如图2 所示的 Node Finder ,选择恰当的
信号后,点击 OK 。
图3
5、 为新建的 Instance 设置采样深度、Ram 类型以及触发级数。在 Setup 界面中的 Signal
窗口中,Data 一栏中的 Sample 下来菜单中选择采样深度,在 Ram 下来菜单中选择
Ram 类型,并在 Trigger 一栏中的下来框中选择触发级数,最多可以支持 10 级触发。
选择的采样深度越大,触发级数越高,所占用的 LE 和 Memory 的资源就越多(在
Instance 一栏中可以看到目前每个 Instance 所用的资源)。如图 4 。
显示全部