数字电路与逻辑设计组合逻辑电路.PPT
文本预览下载声明
4线-2线普通编码器 (2) 3位二进制优先编码器( Priority Encoder) 在优先编码器中,允许同时输入两个以上的有效编码请求信号。当几个输入信号同时出现时,只对其中优先权最高的一个进行编码。优先级别的高低由设计者根据输入信号的轻重缓急情况而定。 输 入 I7 I6 I5 I4 I3 I2 I1 I0 输 出 Y2 Y1 Y0 1 × × × × × × × 0 1 × × × × × × 0 0 1 × × × × × 0 0 0 1 × × × × 0 0 0 0 1 × × × 0 0 0 0 0 1 × × 0 0 0 0 0 0 1 × 0 0 0 0 0 0 0 1 1 1 1 1 1 0 1 0 1 1 0 0 0 1 1 0 1 0 0 0 1 0 0 0 集成优先编码器74148 I7优先权最高, I0优先权最低 EI:使能输入端, 低电平有效 GS:无输入信号标志端, 低电平有效 EO:有编码输出标志端,低电平有效 优先编码器74148是反码输出 不可能 出现 0 0 工作,且有输入 0 1 工作,但无输入 1 0 禁止工作 1 1 状态 集成优先编码器74148的扩展 用两片8线-3线优先编码器74LS148扩展为16线-4线优先编码器。 译码器 二进制译码器 译码是编码的逆过程。编码:用不同的二进制代码表示不同的输入对象;译码:把不同的二进制代码按原定义翻译成不同的指定对象。 二进制译码器(变量译码器) 码制译码器 显示译码器 设译码器的输入为n个,若输出端为2n个,则为二进制译码器。 3线—8线译码器示意图如右图。 现以2线-4线译码器为例详细讨论其逻辑功能。 2线-4线译码器真值表 输出端逻辑式 译码器的输出等于输入二进制代码的最小项,故又称为最小项译码器。 2线-4线译码器逻辑电路 集成的3线-8线译码器 74HC138简介 管脚图 逻辑符号 地址输入端 输入控制端 输出端 说明: ①当G1为低电平或者 和 有一个为高电平时,禁止译码,输出全部为高电平; 说明: ②当G1为高电平,且 和 同时为低电平时,允许译码,输出为最小项取反,低电平有效; 扩展:利用两片74HC138扩展成4线-16线译码器 显示译码器 将译码器输出的高低电平信号,显示成人们熟悉的数码0-9、字母或图案,这就需要显示器件,而驱动显示器件的译码器称为显示译码器。 常用的显示器件有七段数字显示器、字母数字型显示器以及可编程数字点阵显示器。无论哪种显示器都有发光二极管型(简称LED-Light emitting diode型)和液晶型(简称LCD-Liquid crystal display型) 外形图 (1)七段数字显示器 外形示意图 LED七段数字显示器是由七个发光二极管构成一个“8”字符,它分为共阴极和共阳极两种。 共阴极LED内部电路示意图 其中COM端为阴极公共端,接低电平,当a-g端接高电平时,发光二极管点亮。dp为小数点电极。 显示的数码 * LED显示器有两种结构: 共阳极 共阴极 共阴极LED数码管显示译码器芯片74HC48简介 管脚图 逻辑符号 7448是一种与共阴极数字显示器配合使用的集成译码器。 功能表 灯测试端,当输入低电平时,输出端a-g全为高电平,数码管显示“8”,译码时加高电平; 说明: 灭零输入端 说明: 灭灯输入/灭零输出的双向端口。当该端口作为输入端口输入低电平时,无论其它输入端口为何种状态,输出端a~g全为低电平,显示
显示全部