采用低功耗28-nmFPGA降低系统总成本-Altera.PDF
文本预览下载声明
采用低功耗 28-nm FPGA 降低系统
总成本
WP-01180-1.0 白皮书
在针对大批量应用开发系统时,要考虑的一个重要因素是成本。有多个方面会影响总
体拥有成本,而不仅仅是每个元器件的价格。这包括硅片的功耗要求、材料 (BOM) 总
成本、设计和测试系统的工程师的效能等。选择 FPGA 供应商很重要,要考虑影响系统
成本的方方面面,这体现在整个产品设计周期中。
Altera® Cyclone® V FPGA通过多种方法帮助设计人员降低系统总成本。设计人员不仅
受益于 TSMC 的 28-nm 低功耗 (28LP) 制造工艺,而且还受益于 Cyclone V 器件系列内
置的体系结构,以及 Altera 设计工具辅助系统所提供的强大的高效能工具。采用
Cyclone V FPGA,用户不仅实现了业界最低的总体拥有成本,而且,还获得了型号最
全的低成本器件——从 25K 逻辑单元 (LE) 到 301K LE,以及不到 100K LE 的唯一 28-
nm 解决方案。
引言
以少胜多——降低成本和功耗,提高效能,使您的产品能够更快的运行。这些棘手的
难题是设计工程师目前所必须面对的。好在 Altera 的 28-nm 系列产品提供定制方法来
解决这些问题。
采用 TSMC 的 28LP 工艺以及线键合封装,在所有 28-nm FPGA 中,Cyclone V FPGA 前所
未有的同时实现了高性能、低系统成本和最低功耗。Cyclone V FPGA 系列有六种目标
型号:仅含逻辑的 (E) 型号、基于 3G 收发器的 (GX) 型号、基于 5G 收发器的 (GT) 型
号,以及这些型号的 SoC 衍生产品 ( 即,分别是 SE、SX 和 ST),每一型号都含有集成
双核ARM® Cortex™-A9 MPCore™应用级处理器。每一器件型号集成了丰富的硬核知识产
权 (IP) 模块,帮助您突出产品优势,以少胜多。与前几代体系结构相比,所采用的先
进技术包括,自适应逻辑模块 (ALM)、精度可调数字信号处理 (DSP) 模块、分段式锁相
环 (fPLL)、硬核存储器控制器,等等,这只是所举的几个例子而已。
与以前的 Altera 器件系列以及竞争 28-nm FPGA 相比,您采用 Cyclone V FPGA 能够大
幅度降低总体拥有成本。成本优势源自 TSMC 的 28LP 制造工艺,器件丰富的体系结构
特性,以及 Altera 的多种高效能设计工具。Cyclone V FPGA 是各类市场应用的最佳选
择,包括,工业、通信、军事以及汽车等。
利用 TSMC 的28LP 制造工艺来降低设计成本
Altera 在 28-nm 采用了双管齐下的制造策略,对于需要尽可能提高带宽的系统,使用
TSMC 的 28-nm 高性能 (28HP) 工艺,对于低成本和低功耗应用,则采用 28LP 工艺。
Stratix ® V FPGA 采用了 28HP 工艺,而 Arria ® V 和 Cyclone V FPGA 都采用了 LP 工
艺。对于任何电子系统,降低功耗当然也就意味着降低了运营成本以及总体拥有成本。
© 2012 Altera 公司。保留所有权
显示全部