数字电子技术门电路1..doc
文本预览下载声明
数字电子技术 门电路、组合电路
一、单选题(每题1分)
1.B 2.A 3.E 4.B 5.C6.D7.B8.B9.D10.D11.C12.B13.A14.D15.B16.A17.D18.B19.B20.C
1. 标准TTL电路的开门电阻RON=3KΩ,一个3输入端与门的A端接一个电阻R到地,要实现Y=BC,则R的取值应( )。
A 小于700 B 大于3kΩ C 小于3kΩ D 可取任意值
2. 要实现多输入、单输出逻辑函数,应选 ( )。
A 数据选择器 B 数据分配器 C 译码器 D 编码器
3. 如图所示二极管(设正向导通压降为0.7V)门电路,输出电压是( )。
A 5V B 4. 3V C 4V D 4. 7V E 3V
图 3202
4. 如图所示二极管(设正向导通压降为0.7V)门电路,输出电压是UO( )。
A 5V B 4. 3V C 4V D 4. 7V E 0V
图 3201
5. 门电路的平均传输延迟时间是( 3 )。
A tpd = tPHL B tpd = tPLH
C tpd=(tPHL + tPLH)/2 D tpd=(tPHL- tPLH)/2
6. TTL与非门的关门电平为0.8V,开门电平为2V,当其输入低电平为0.4V,输入高电平为3.5V 时,其输入高电平噪声容限为( )。
A 1.1 V B 1.3V C 1.2V D 1.5V
7. 已知,左式和右式的两个逻辑图分别是X和Y,产生竞争—冒险的是( )。
A X B Y C X和Y D 都不是
9. 下列消除竞争—冒险的方法中错误的是( )。
A 修改逻辑设计 B 引入封锁脉冲
C 加滤波电容 D 以上都不对
10. 在下列逻辑电路中,不是组合逻辑电路的有( )。
A 译码器 B 编码器 C全加器 D 寄存器
12. 半导体中有两种载流子,分别是( )。
A 原子和中子 B 电子和空穴 C 电子和质子 D 电子和离子
15. 组合逻辑电路( )。
A 有记忆功能 B 无记忆功能
C 有时有,有时没有 D 要根据电路确定
17. 输出端可直接连在一起实现“线与’’逻辑功能的门电路是( )。
A 与非门 B 或非门
C 三态门 D OC门
二、判断题(每题1分)
1.错误2.正确3.正确4.正确5.正确6.错误7.正确8.错误9.正确10.正确11.正确12.错误
13.错误14.正确15.正确16.错误17.错误18.正确19.正确20.正确
2. 竞争冒险现象是可以消除的。( )
3. 译码是编码的逆过程,编码是唯一的,译码也一定是唯一的 。( )
4. 只要是组合逻辑电路就可能存在竞争。( )
5. CMOS门电路在输入矩形脉冲信号作用下,NMOS和PMOS管中总有一个是截止的,因此它的功耗很低。( )
7. 非优先编码器的输入请求编码的信号之间是互相排斥的。( )
8. 分析组合逻辑电路一定得写出逻辑表达式。 ( )
10. 四线--十线译码器的地址输入代码一定有六组伪码。 ( )
11. CMOS门电路的输入端不允许浮空,是因为其输入阻抗很高,容易引起干扰( )。
13. 两个逻辑电路的逻辑函数表达式不一样,这两个电路的逻辑功能就不一样。( )
14. 没有专门的数据分配器,一般是用译码器改接的
15. 半加器与全加器的主要区别是是否考虑来自低位的进位。( )
16. CMOS门电路的功耗很低,是因为其输入阻抗很高( )。
17. 七段显示译码器数据输入是二进制码。 ( )
18. 表示逻辑函数的逻辑表达式与真值表是等价的。( )
20. 用作线与逻辑的TTL门只能是OC门( )
三、填空题(每题1分)
1. 低电平 高电平
2. UNL = UOFF – UIL UNH = UIH- UON
3. 3 8
4. 1 2 1
5. 高电平 低电平 高阻
6. 0.9V
7. 速度较慢 超前进位
8. 半加器
9. 数据选择器
显示全部