任务数字钟译码显示与整点报时电路的设计与制作——认识组合逻辑电路剖析.ppt
文本预览下载声明
2.7 加法器 2.7.1 半加器 能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为半加器。 加数 本位的和 向高位的进位 2.7 加法器 2.7.2 全加器 能对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数相加,求得和及进位的逻辑电路称为全加器。 Ai、Bi:加数, Ci-1:低位来的进位,Si:本位的和, Ci:向高位的进位。 2.7 加法器 2.7.2 全加器 2.7 加法器 2.7.3 多位二进制加法器 (1)串行进位加法器 特点:进位信号是由低位向高位逐级传递的,速度不高。 构成:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。 (2)并行进位加法器(超前进位加法器) 2.7 加法器 2.7.3 多位二进制加法器 如果要扩展加法运算的位数,可将多片74LS283进行级联,即将低位片的C3接到相邻高位片的C-1上。 2.8 常用组合逻辑电路的应用训练 1.训练目的 2.设备与器件 1)熟悉集成译码器的逻辑功能和测试方。 2)掌握译码器和数码管的应用。 5V直流电源、逻辑电平开关、逻辑电平显示器、直流数字电压表、74LS138、74LS20、74LS00、74LS48、B201。 3.训练要求 2.8.1 译码器的应用训练 测试74LS138、74LS48和B201的逻辑功能,掌握74LS138、74LS48和B201的具体应用。 4.训练内容 (1)显示译码器74LS48的应用练习 2.8.1 译码器的应用训练 1)按图2-44接线,A3、A2、A1、A0 分别接至逻辑电平开关输出口,拨动逻辑电平开关,观察数码管的显示。 2)测试74LS48的灭灯功能。 3)测试74LS48的灭零功能。 4)测试74LS48的试灯功能。 自拟表格,记录测试结果。 图2-44 译码显示电路 4.训练内容 (2)译码器74LS138的功能测试 2.8.1 译码器的应用训练 输 入 输 出 G1 A2 A1 A0 1 0 0 0 0 1 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 0 1 0 0 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0 × × × × × 1 × × × 将74LS138使能端 及地址端分别接至逻辑电平开关输出口,输出端 依次连接在逻辑电平显示器上,拨动逻辑电平开关,逐项测试74LS138的逻辑功能。测试结果填入表2-19。 表2-19 4.训练内容 (3)译码器74LS138的应用练习 2.8.1 译码器的应用训练 按照图2-45连接电路,将测试结果填入表2-20,并分析电路的逻辑功能。 输 入 输 出 A B C Z1 Z2 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 表2-19 图2-20 74LS138的应用电路 2.8 常用组合逻辑电路的应用训练 1.训练目的 2.设备与器件 1)掌握中规模集成数据选择器的逻辑功能及使用方法。 2)学习用数据选择器构成组合逻辑电路的方法。 5V直流电源、逻辑电平开关、逻辑电平显示器、直流数字电压表、74LS20、74LS00、74LS48、B201、74LS153、74LS153。 3.训练要求 2.8.2 数据选择器的应用训练 测试74LS151、74LS153的逻辑功能,掌握74LS151、74LS153的具体应用。 4.训练内容 (1) 测试数据选择器74LS151和74LS153的逻辑功能 2.8.2 数据选择器的应用训练 74LS151管脚排列图 按74LS151和74LS153的功能表进行测试,记录测试结果。 4.训练内容 (2) 74LS151和74LS153的应用练习 2.8.2 数据选择器的应用训练 1)分别按照图连接电路 2)将测试结果填入表2-23 3)分析电路的逻辑功能,写出逻辑表达式。 输 入 输 出 A(A2) B(A1) C(A0) Y1 Y2 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1
显示全部