文档详情

一种增益自举运算放大器的分析与优化设计pdf(5567Kb).PDF

发布:2017-08-04约2.41万字共4页下载文档
文本预览下载声明
集成电路应用 Application of Integrated Circuits 一种增益自举运算放大器的分析与优化设计* , , 1 1 2 1 2 1 1 刘 磊 ,李晓潮 ,郭东辉 ,张维琛 ,林志伦 (1. 厦门大学 电子工程系,福建 厦门 361005 ; 2. 福建省集成电路设计工程技术研究中心,福建 厦门 361005 ) 摘 要: 基于开关电容的流水线 设计中 运算放大器的建立时间和精度是关键指标。 而增益 ADC , 自举运算放大器的建立时间分析比较复杂。 本文通过理论推导和模型简化的方法分析其主运放和辅 助运放的单位增益带宽及相位裕度对建立时间的影响。 提出了一种 型与 型传输函数相同的辅助 P N 运放电路,并以此设计了一个高速、低功耗的自举运算放大器。 关键词: 增益自举;建立时间;开关电容电路 中图分类号: TN432 文献标识码: A 文章编号: 0258-7998(2012)06-0047-04 Analysis and optimization design of a gain-boosted cascade CMOS amplifiers , , 1 1 2 1 2 1 1 Liu Lei ,Li Xiaochao ,Guo Donghui ,Zhang Weichen ,Lin Zhilun (1.Depantment of Electronic Engineering, Xiamen University, Xiamen 361005 ,China ; 2.Fujian IC RD Engineering Center, Xiamen 361005 ,China) Abstract : In switched -capacitor circuits, settling time and accuracy are critical issues for CMOS amplifiers. In gain -boosted cascade amplifiers (GBCA), the gain bandwidth product and phase margin of main and boosting amplifiers need to be optimized for the minimum settling time. In order to simplify the optimum criteria and achieve better performance, we choose the cascade struc- ture for boosting amplifiers with the same transfer function. Based on the analysis and optimization of this GBCA structure, we pre- sent a low-power c
显示全部
相似文档