文档详情

低电压下CMOS数字电路概率模型研究.PDF

发布:2017-10-31约2.68万字共6页下载文档
文本预览下载声明
第28卷 第 1期 信 号 处 理 Vol.28 No.1 2012年1月 SIGNALPROCESSING Jan.2012 低电压下CMOS数字电路概率模型研究 唐 青 胡剑浩 李 妍 唐万荣 (电子科技大学通信抗干扰技术国家级重点实验室,成都) 摘 要:为解决数字电路低功耗问题,电路工作电压被不断降低,导致电路逻辑器件呈现概率特性。本文提出了 低电压下CMOS数字电路的错误概率模型,并完成硬件电路测试验证。本文首先详述了深亚微米(DSM)量级的 门电路及模块在低电压供电条件下导致器件出错的因素,结合概率器件结构模型推导基本逻辑门概率模型,并 提出了状态转移法用于完成由门级到模块级的概率分析模型;我们搭建硬件平台对CMOS逻辑芯片进行了低供电 压测试,通过分析理论推导结果与实测结果,验证并完善了分析模型。实验结果表明,由状态转移法推导的电路 概率模型符合电路实际性能,从而为构建低电压下数字电路概率模型提供了可靠分析模型。 关键词:低电压;概率器件;概率模型;状态转移法 中图分类号:TN79+1  文献标识码:A  文章编号:1003-0530(2012)01-0145-06 TheprobabilisticmodelforCMOSdigitalcircuitsinlowsupplyvoltage TANGQing HUJianhao LIYan TANGWanrong (NationalKeyLaboratoryofScienceandTechnologyonCommunications,University ofElectronicScienceandTechnologyofChina,Chengdu) Abstract: Inordertoachievethegoaloflowpowerconsumption,theoperatingvoltageisstepdown,whichleadstoa softerroroflogicdevices.TheprobabilisticmodelsofsofterrorforCMOSdigitalcircuitswithlowsupplyvoltagearepro posedinthispaper,andhardwarecircuitverificationisalsoperformed.Thefactors,whichcausethesofterrorfordeep submicron(DSM)CMOSlogicdevicewithlowsupplyvoltage,areintroduced,andtheprobabilisticmodelsforthelogic gatesarededucedbasedonthestructureofdevices.Anovelstatetransfermethodisproposedtoestablishtheprobabilistic modelsforthedigitalcircuitmodules.Inordertoverifythismethod,weestablishthehardwareplatform.Thetestresults showthattheprobabilisticmodels,whichobtainedbythestatetransfermethod,matchthecircuitstesting.Thus,proposed modelcanbeusedinthedigitalcircuitperformancestudywithlowsupplyvoltage. Keywords: lowvoltage;probabilisticdevice;probabilisticmodel;statetransfermethod 耗计算是CMOS器件设计的一个挑战。低功耗
显示全部
相似文档