文档详情

vhdl频率计 基于EDA与VHDL语言的8位数字频率计的课程设计报告_图文.doc

发布:2017-01-09约1.21万字共41页下载文档
文本预览下载声明
vhdl频率计 基于EDA与VHDL语言的8位数字频率计的课程设计报告_图文 导读:就爱阅读网友为您分享以下“基于EDA与VHDL语言的8位数字频率计的课程设计报告_图文”的资讯,希望对您有所帮助,感谢您对92的支持! 湖南人文科技学院 课程设计报告 课程名称: VHDL语言与EDA课程设计 设计题目: 数字频率计的设计 系 别: 物理与电子信息系 专 业: 电子信息工程 班 级: 11级电信三班 学生姓名: 唐 凯 李海标 学 号: 起止日期: 2014年6月3日 ~ 2014年6月13日 指导教师: 姚 毅 成继中 教研室主任: 候周国 摘 要 数字频率计是直接用十进制数字来显示被测信号频率的一种测量装置。它不仅可以测量正弦波、方波、三角波、尖脉冲信号和其他具有周期特性的信号的频率,而且还可以测量它们的周期。经过改装,可以测量脉冲宽度,做成数字式脉宽测量仪;可以测量电容做成数字式电容测量仪;在电路中增加传感器,还可以做成数字脉搏仪、计价器等。因此数字频率计在测量物理量方面应用广泛。本设计用VHDL在CPLD器件上实现数字频率计测频系统,能够用十进制数码显示被测信号的频率,能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步提高系统的性能。该数字频率计具有高速、精确、可靠、抗干扰性强和现场可编程等优点。
显示全部
相似文档