文档详情

电子科技大学微机原理06-08期末试卷.ppt

发布:2025-03-19约1.5万字共118页下载文档
文本预览下载声明

改错题(每小题1分,共10分)

5、异步串行通信中相邻两帧数据的间隔是确定的。错误原因:6、某系统中外设共有24个中断源,则中断接口电路中至少需用3片8259。错误原因:相邻两帧数据的间隔是任意的。需用4片8259。改错题(每小题1分,共10分)

7、8086CPU在最小模式下需要总线控制器8288来形成控制总线。错误原因:8、TTL器件的输出可直接与RS-232总线连接以实现远距离信号传送。错误原因:最大模式下需要总线控制器8288来形成控制总线。TTL器件的输出需经过专门的电平转换芯片才能与RS-232总线连接。改错题(每小题1分,共10分)

9、通过对8255进行初始化编程,可使其三个端口都工作在双向方式下。错误原因:10、8086系统里断点中断的优先级最低。错误原因:只能使A口工作在双向方式下。单步中断的优先级最低。简答题(每小题5分,共30分)1、下列时序属于哪种总线同步方式?这种同步方式有何优缺点?异步并行总线的时序关系。优点:通过主、从控制信号之间应答保证信息的准确传输,速度适应能力极强。缺点:握手控制电路复杂,且效率较低。主设备联络信号从设备联络信号地址联络信号数据联络信号简答题(每小题5分,共30分)2、8086系统中存储器为什么要分段?存储单元的物理地址如何由逻辑地址计算得到?8086CPU有20根地址线,其最大寻址空间为1MB;而与之矛盾的是,8086CPU内部可以表示的地址最多只能是16位,其直接寻址空间最大只能达到64KB。为了能寻址1MB空间,8086CPU对存储器进行逻辑分段,每个段最大不超过64KB,段中任何一个存储单元的(逻辑)地址由16位段基址和16位段内偏移地址来表示。存储单元物理地址与逻辑地址的关系是:物理地址=段基址×16+偏移地址简答题(每小题5分,共30分)3、断点指什么?现场指什么?解释8086响应中断时为何要“保存断点”和“保护现场”。断点通常指被中断的主程序的下一条待运行的指令的存放地址,也就是中断返回时的程序地址。现场通常指中断发生前程序的运行状态,一般主要指系统标志寄存器中的内容。为了保证在中断服务子程序执行完后能正确返回原来的程序,中断系统必须能在中断发生时自动保存断点和现场。简答题(每小题5分,共30分)4、试说明8086CPU的控制引脚ALE的作用。8086的低位地址线与数据线复用,为保证地址信号维持足够的时间,需使用ALE信号将低位地址线通过锁存器保存,以形成系统的地址总线。简答题(每小题5分,共30分)5、8253每个通道的最大计数初值是多少?如果欲使计数值大于其最大值,可采用什么方法?最大计数初值为10000H(或65536)。有两种方法可以使用:①将多个通道串接起来使用,即将上一级计数通道的输出端OUT接至下一级计数通道时钟输入端CLK,以此扩展计数器的位数。②将多片8253的通道级联使用。简答题(每小题5分,共30分)6、以下是PC机为某外部中断源设置中断向量的程序段:PUSH ESMOV AX,0MOV ES,AXCLDMOV DI,1CHMOV AX,0A00HSTOSWMOV AX,1200HSTOSWPOP ES请问:该中断的类型码是多少?程序段为它设置的中断向量是什么?相关的中断类型码为07H,中断向量为1200:0A00H。应用设计(共23分)1、(9分)设某系统中数据总线宽度为8bit,地址总线宽度为16bit。若采用4K×4的RAM芯片组成16KB的存储系统。问:①共需多少片4K×4的RAM芯片?这些芯片应分成多少组?每组多少片?②该存储系统至少需要多少根地址线?其中多少根低位地址线用于片内字选?共需8片,分成4组,每组2片。需要14根地址线,其中低12位用于片内字选。应用设计(共23分)1、(9分)设某系统中数据总线宽度为8bit,地址总线宽度为16bit。若采用4K×4的RAM芯片组成16KB的存储系统。问:③设该存储系统从0

显示全部
相似文档