计算机组成原理试题答案10.doc
文本预览下载声明
期末试卷十答案 这时计算机组成原理的期末试卷十的答案!
一.选择题 1.D 2.A 3.B 4.D 5.B 6.B 7.C、D 8.A、C 9.B 10.C
二.填空题 1.A.容量大 B.速度快 C.成本低 ; 2.A.性能 B.格式 C.功能 ; 3.A.指令 B.程序 C.地址 ; 4.A.结构 B.CPU C.技术 ; 5.A.VGA B.1280×1024 C.24位 ; 6.A.优先级仲裁 B.向量 C.控制逻辑 ; 7.A.程序 B.地址 C.冯·诺依曼 ; 8.A.-52 B.-0.375
三.应用题
解:写入存贮器时时序信号必须同步。通常,当R / W线加负脉冲时,地址和数据线的电平必须是稳定的。当R / W线达到逻辑O电平时,数据立即被存贮。因此,当R / W线处于低态时,如果数据线改变了数值,那么存贮器将存贮新的数据。⑤同样,当R / W处于低态时,地址线发生变化,那么同样的数据将存贮到新的地址(②或③)。正确的写入如 图B10.3
解:(1)最大正数 x [ 1 +(1 – 2-23 )] ×2127 (2)最小正数 x 1.0×2-128 (3)最大负数 x -1.0×2-128 (4)最小负数 x - [ 1 + (1 – 2-32 )] ×2127
解:“ADD (R1),(R2)+”指令是SS型指令,两个操作数均在主存中。其中源操作数地址在R1中,所以是R1间接寻址。目的操作数地址在R2中,由R2间接寻址,但R2的内容在取出操作数以后要加1进行修改。指令周期流程图如图B10.4 图B10.4
解:节拍脉冲T1 ,T2 ,T3 的宽度实际等于时钟脉冲的周期或是它的倍数,此时T1 T2 200ns ,T3 400 ns ,所以主脉冲源的频率应为 f 1 / T1 5MHZ 为了消除节拍脉冲上的毛刺,环型脉冲发生器采用移位寄存器形式。图B10.5画出了题目要求的逻辑电路图和时序信号关系。根据关系,节拍脉冲T1 ,T2 ,T3 的逻辑表达式如下: T1 C1×C2 ,T2 C2 ,T3 C1 图 B 10.5
解:因为:ta tc / e 所以 :tc ta×e 60×0.85 510ns cache存取周期 tm tc×r 510 ×4 204ns 主存存取周期 因为:e 1 / [r + 1 – r H] 所以: H 2.4 / 2.55 0.94
解:I / O系统组成如图B10.6所示: 图 B 10.6
根据设备传输速率不同,磁盘、磁带采用DMA方式,打印机、CRT 采用中断方式;因
而使用了独立请求与链式询问相结合的二维总线控制方式。DMA 请求的优先权高于中
断请求线。每一对请求线与响应线又是一对链式查询电路。
1
2
0 11 111 111 111 111 111 111 111 111 11
0 00 000 000 000 000 000 000 000 000 00
1 00 000 000 000 000 000 000 000 000 00
1 11 111 111 111 111 111 111 111 111 11
显示全部