FPGA课程设计多功能数字钟课案.pdf
文本预览下载声明
多功能数字钟
开课学期: 2014— 2015 学年第二学期
课程名称: FPGA 课程设计
学 院: 信息科学与工程学院
专 业: 集成电路设计与集成系统
班 级:
学 号:
姓 名:
任课教师:
2015 年 7 月 21 日
说 明
一、 论文书写要求与说明
1. 严格按照模板进行书写。自己可以自行修改标题的题目
2. 关于字体:
a) 题目:三号黑体加粗。
b) 正文:小四号宋体,行距为 1.25 倍。
3. 严禁抄袭和雷同,一经发现,成绩即判定为不及格! !!
二、 设计提交说明
1. 设计需要提交“电子稿”和“打印稿” ;
2. “打印稿”包括封面、说明(即本页内容) 、设计内容三部分;订书机
左边装订。
3. “电子稿”上交:文件名为 “FPGA课程设计报告 - 班级- 学号 - 姓名 .doc ”,
所有报告发送给班长,由班长统一打包后统一发送到付小倩老师。
4. “打印稿”由班长收齐后交到: 12 教 305 办公室;
5. 上交截止日期: 2015 年 7 月 31 日 17:00 之前。
1
第一章 绪论 3
关键词: FPGA,数字钟 3
第二章 FPGA 的相关介绍 4
2.1 FPGA 概述 4
2.2 FPGA 特点 4
2.3 FPGA 设计注意 5
第三章 Quartus II 与 Verilog HDL 相关介绍 7
3.1 Quartus II 7
3.2 Verilog HDL 7
第四章 设计方案 8
4.1 数字钟的工作原理 8
4.2 按键消抖 8
4.3 时钟复位 8
4.4 时钟校时 8
4.5 数码管显示模块。 8
第五章 方案实现与验证 9
5.1 产生秒脉冲 9
5.2 秒个位进位 9
5.3 按键消抖 9
5.4 复位按键设置 10
5.5 数码管显示。 10
5.6 RTL 结构总图 11
第六章 实验总结 14
第七章 Verilog HDL 源代码附录 15
2
第一章 绪论
现代社会的标志之一就是信息产品的广泛使用,而且是产品的性能越来越强,复杂
程度越来越高,更新步伐越来越快。支撑信息电子产品高速发展的基础就是微电子制造
工艺水平的提高和电子产品设计开发技术的发展。前者以微细加工技术为代表,而后者
的代表就是电子设计自动化( electronic design automatic, EDA)技术。
本设计采用的 VHDL 是一种全方位的硬件描述语言, 具有极强的描述能力, 能支
显示全部