集成电路课程设计.ppt
集成电路课程设计;
第三章工艺库文件;CleanRoom;Size:wafer?chip?wire;多晶圆代工〔MPW,multiprojectwafer〕;多晶圆代工〔MPW,multiprojectwafer〕;一次流片本钱:几万至几十万元;
大批量流片成功,单芯片价格低廉〔几毛钱、几分钱〕;
单芯片上元器件数目:到达上千万晶体管,流片失败,损失巨大;
研发阶段,小量流片,单芯片价格高〔十、百元〕;
确保设计正确性,必须有完备的检查、验证规那么以及计算机辅助验证手段。;晶圆代工厂提供的文件;Spice仿真模型文件(lib.eldo);Spice仿真模型文件(lib.eldo);Spice仿真模型文件(lib.eldo);Spice仿真模型文件(lib.eldo);Spice仿真模型文件(lib.eldo);Spice仿真模型文件(lib.eldo);幅员的DRC规那么验证文件
DesignRuleCheck
按工艺要求检查最小线宽、最小图形间距、最小接触孔尺寸、栅和源漏区的最小交叠等。
流片成功的保证!;#DEFINE…
…
//ENVIRONMENTSETUP
//------------------
PRECISION1000
RESOLUTION5//layoutgridis0.005um
LAYOUTSYSTEMGDSII
LAYOUTPATHGDSFILENAME
LAYOUTPRIMARYTOPCELLNAME
DRCRESULTSDATABASEDRC_RES.db
DRCSUMMARYREPORTDRC.rep;幅员层次定义命令;设计中要用到的主要层;幅员的图形识别与提取
这局部往往包含逻辑运算,利用已有的层经过一定的逻辑运算〔AND,OR,NOT…〕,取出需要检查的层的图形,便于后续的设计规那么检查。;定义中间层〔辅助图形〕的常用语法:;C=SIZEAby0.1;A区域扩大0.1um的区域定义为C;规那么检查命令
验证文件的核心局部,描述了要进行的检查操作。
检查图形的宽度、间距、相互位置关系等是否满足设计规那么要求。;给设计员看的规那么文件:图表形式;给设计员看的规那么文件:图表形式;规那么验证命令举例说明:;规那么验证命令举例说明:;幅员与原理图比照验证LVS
Layoutvs.Schematic;变量说明;环境设置;输入层命令;提取幅员的spice文件;LVS规那么如何识别幅员中的pmos?;;*********NMOSandPMOSdefinition
ANDPimp Oxide Pact ;ActiveParea;检查幅员和原理图是否匹配;寄生参数提取规那么文件(PEX);导线的寄生参数;复杂互连线的寄生电容: