文档详情

微电子概论(第3版)课件5-2-2CMOS数字电路单元电路设计-CMOS有比逻辑和动态电路 .pptx

发布:2025-04-20约小于1千字共6页下载文档
文本预览下载声明

IntroductiontoMicroelectronicsThirdEdition《微电子概论》(第3版)郝跃贾新章史江一

5.2.1静态CMOS电路5.2CMOS数字电路单元电路设计5.2.2CMOS有比电路和动态电路目录

1.有比逻辑特点:电路功能取决于上下拉网络器件尺寸的大小比例,因之得名;上下拉网络不对称,上拉网络采用弱上拉pmos管或者电阻实现优点:减少了晶体管数量,面积小,速度快缺点:有静态电流,功耗大,噪声容限低?有比反相器2输入有比与非门2输入有比或非门?

2.动态电路为了克服nmos电路的静态功耗,兼顾nmos电路的高速特性,使用一个时钟控制的pmos管代替总是导通的pmos管,切短电静态短路电流;工作过程:先充电,后求值。充电阶段,时钟Φ为0,pmos管导通,输出高电平;求值阶段,时钟Φ为1,pmos管关闭,nmos管导通,下拉网络求值

2.动态电路特点:①一旦动态门输出被放电,那么只能在下一次充电操作时才能被充电②求值期间,门的输入最多只能变化一次③动态电路是无比逻辑④动态电路无静态功耗,但总功耗还是明显大于静态逻辑门⑤求值期间或者求值以后,如果下拉网络关断,输出可能处于高阻状态⑥逻辑功能由下拉网络实现,下拉网络和静态CMOS完全一样⑦晶体管数目(N+2)明显少于静态CMOS(2N)

2.动态电路ClkClkIniPDNInjIniInjPDNIniPDNInjIniPDNInj典型动态逻辑:多米诺电路;多级动态电路通过反相器级联,在求值阶段,级联的各级动态逻辑逐级求值

显示全部
相似文档