数字电子技术第三章组合逻辑电路.ppt
3.3.4显示译码器(2)74LS4874LS48的引脚排列和逻辑符号如图3.31所示。图3.314线-7线译码器74LS483.3.4显示译码器74LS48为高电平输出显示译码器,需要与共阴极数码管配对使用,应用电路如图3.32所示。图中,开关S3、S2、S1、S0用于设置8421BCD码输入。图3.3274LS48应用电路3.4加法器及应用能够实现二进制数相加的组合逻辑电路称为加法器。根据进位方式的不同,加法器可分为串行进位加法器和超前进位加法器。3.4.1任务描述按图3.34所示连接电路,检查无误后接通电源。图3.34二进制数加演示电路断开开关S1,闭合开关S2、S3,并依次类推,观察发光二极管的发光情况,记录观察到的结果。05断开开关S2,闭合开关S3,观察发光二极管的发光情况,记录观察到的结果。03闭合开关S1、S2、S3,观察发光二极管的发光情况,记录观察到的结果。01断开开关S2、S3,观察发光二极管的发光情况,记录观察到的结果。04断开开关S3,观察发光二极管的发光情况,记录观察到的结果。023.4.1任务描述3.4.1任务描述图3.35开关S1、S2、S3断开时观察到的现象图3.35所示是开关S1、S2、S3断开时,观察到的现象。3.4.2加法器加法器的基本功能1位二进制数加真值表如表3.20所示。3.4.2加法器由表3.20可写出Si、Ci的逻辑表达式为上式改写为这2个表达式是搭建图3.34所示电路的依据。3.2.2二进制编码器表中的“×”号表示:有优先级高的输入信号输入时,优先级低的输入信号有输入还是无输入,不影响编码器的输出。3.2.2二进制编码器图3.12(a)74LS148的引脚排列集成8线-3线优先编码器集成8线-3线优先编码器74LS148、74LS348的引脚排列完全相同,如图3.12(a)所示。3.2.2二进制编码器图中:(5脚)为使能输入端,也称选通输入端或控制端,具有片选功能;~(10~13脚、1~4脚)为编码信号输入端,~(6、7、9脚)为编码输出端;(14脚)为扩展输出端,级联应用时,作为输出位的扩展端;(15脚)为使能输出端,也称选通输出端;16脚为电源端,8脚为接地端。3.2.2二进制编码器0174LS148的逻辑符号如图3.12(b)所示。02图3.12(b)74LS148的逻辑符号3.2.2二进制编码器74LS148的功能表如表3.8所示。3.2.3二-十进制编码器十进制编码器的基本功能是将10个十进制数码转换为8421BCD码。因有10个输入、4位输出,通常称为10线-4线8421BCD编码器,其示意图如图3.14所示。图3.14二-十进制编码器示意图3.2.3二-十进制编码器3.2.3二-十进制编码器在实际应用中,常用的二-十进制编码器是集成10线-4线8421BCD优先编码器,如CD74HC147、74LS147等。如图3.15所示是CD74HC147的引脚排列和逻辑符号。图3.15二-十进制优先编码器CD74HC147引脚排列逻辑符号3.2.4编码器的应用图3.16编码监控电路利用编码器74LS348与微控制器8051配合,只需要3条输入线就可以实现对8个不同点进行监控,监控电路连接如图3.16所示。3.3译码器及应用译码是编码的逆过程。即:将编码器输出的代码所表示的原来的信号“翻译”出来。实现译码功能的电路称为译码器。在数字电路中,常用的译码器有二进制译码器、二-十进制译码器、显示译码器等。3.3.1任务描述按图3.17所示连接电路,检查无误后接通电源。图3.17二进制译码演示电路闭合开关S1、S2,观察发光二极管的发光情况,记录观察到的结果。1闭合开关S1、断开开关S2,观察发光二极管的发光情况,记录观察到的结果。2断开开关S1、闭合开关S2,观察发光二极管的发光情况,记录观察到的结果。3断开开关S1、S2,观察发光二极管的发光情况,记录观察到的结果。43.3.1任务描述3.3.1任务描述图3.18闭合S1、断开S2时观察到的现象图3.18所示是开关S1闭合、S2断开时,观察到的现象。3.3.2二进制译码器译码器的基本功能二进制译码真值表如表3.11所示。3.3.2二进制译码器对YW、YR、YY、YG两次取非,得根据表3.11,可得这4个表达式是搭建图3.17所示电路的依据。3.3.2二进制译码