脉冲与数字电路第4章.ppt
文本预览下载声明
脉冲与数字电路 总结 组合逻辑电路的分析方法 SSI MSI 组合逻辑电路的设计方法 SSI MSI 编码器、译码器、数据选择器、加法器、数值比较器等常用逻辑电路的功能及应用。 组合逻辑的竞争-冒险现象的判断与消除。 例:试用两片74HC138接成4线—16线译码器。 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 X X X X X X 0 X X 1 Y0′Y1′Y2′Y3′Y4′Y5′Y6′Y7′ C B A S1 S2′+S3′ Output Input 4、二—十译码器 74HC42 二—十译码器的逻辑功能是将输入的BCD码的10个代码译成10个高、低电平输出信号。 功能: 1、输入0000~1001有效, 输出Y0′~Y9′低电平 有效。 2、输入1010~1111为伪码, Y0′~Y9′无低电平输 出,拒绝翻译。 5、显示译码器 二--十进制 编码器 显示 译码器 显示 器件 LCD VFD LED 七段字符显示器 LT′:试灯输入端 BI′/RBO′:灭灯输入 / 动态灭零输出端 RBI′:动态灭零输入端 显示译码器 七段显示器 用译码器设计组合逻辑电路 方法:1、将函数化为最小项之和表达式。 2、当译码器的输出端高电平有效时, 选用或门;当译码器输出端低电平 有效时选用与非门。 3、函数变量接到译码器代码的输入端; 将译码器输出与逻辑函数所具有的最 小项对应连接到所选门。 例:利用3线—8线译码器74HC138设计一个多输 出的组合逻辑电路。 例:设计一个监视交通信号灯工作状态的逻辑 电路,若交通灯工作非正常工作,实现故 障报警。要求:用译码器实现。 正常状态 故障状态 R Y G Z (三)、数据选择器 1、数据选择器的工作原理 D0 D1 D2 D3 A1 A0 Y 选通控制端 地址变量 选通控制端 双四选一数据选择器 例:利用双4选1数据选择器组成一个8选1的数据 选择器。 2、用数据选择器设计组合逻辑电路 (1)m=n 例:用8选1数据选择器实现如下逻辑功能 A2 A1 A0 S D0 D1 D2 D3 Y D4 D5 D6 D7 A2 A1 A0 S D0 D1 D2 D3 Y D4 D5 D6 D7 0 1 1 0 1 0 0 1 A B C Y (2)mn:分离变量 例:用4选1数据选择器实现如下逻辑功能 A1 A0 S D0 D1 Y D2 D3
显示全部