文档详情

微处理器总线结构和时序(以8086为例).ppt

发布:2025-04-06约6.88千字共10页下载文档
文本预览下载声明

8286与8086的连线图AD0AD1AD2AD3AD4AD5AD6AD7AD8AD9AD15DENDT/RA0B0

A1B1A2B2A3B3A4B4A5B5A6B6A7B7

OET地址·

·

····地址A0B0

A1B1

A7B7

OET828682868086数据总线·

·

·A7~A0为输入数据端,B7~B0为输出数据端,因为收发器是双向传输的,所以输入端和输出端是可以交换使用的。此时,通过T引脚的信号判断数据传输方向。实际上,8286的T端是与8086的DT/R端相连的。DT/R为数据收发信号,当8086进行数据输出时,DT/R为高电平,即T=1,则数据从A7~A0输入,从B7~B0输出;当8086进行数据输入时,DT/R为低电平,即T=0,数据从B7~B0输入,从A7~A0输出。8286与8086的连线图OE是输出允许信号,此信号决定是否允许数据通过8286。它与8086的DEN是相连的。在传送数据时,DEN都为有效的低电平,此时OE=0,允许数据进行传输,传输方向由T信号决定;在DEN端出现高电平时,此时OE=1,不允许数据进行传输。当系统中CPU以外的部件对总线有请求,并且得到CPU的允许时,CPU的DEN和DT/R引脚呈现高阻状态,从而使8286个输出端也成为高阻状态。AD0AD1AD2AD3AD4AD5AD6AD7AD8AD9AD15DENDT/RA0B0

A1B1A2B2A3B3A4B4A5B5A6B6A7B7

OET地址·

·

····地址A0B0

A1B1

A7B7

OET828682868086数据总线·

·

·8286与8086的连线图8286的连接意义:当一个系统中所含的外设或存储器较多时,数据总线上需要有发送器和接受器来增加总线的驱动能力。发送器和接受器简称收发器,也称为总线驱动器。8086的系统总线时序指令周期、总线周期和时钟周期微处理器是在时钟脉冲CLK统一控制下一个节拍一个节拍的工作。1、时钟周期T(T状态)时钟脉冲的一个循环时间叫做一个时钟周期。每个时钟周期T又称一个“状态”,它是CPU工作最小时间单位,所有操作都以这个时钟周期为基准,是微处理器系统工作速度的重要标志。8086时钟频率为5MHZ时钟周期200nS。8086的系统总线时序CPU从存储器或I/O口存取一个字或字节的时间称为总线周期8086的总线周期有:存储器读写周期、输入/输出周期、中断响应周期;一个基本总线周期为4个时钟周期,习惯上将4个时钟周期称为4个状态,分别是T1、T2、T3、T4。总线周期(机器周期)01执行一条指令所需要的时间称为指令周期。一般要1个以上的总线周期。指令周期028086的系统总线时序2、总线周期(机器周期)在T1状态,CPU往地址/数据总线上发出地址信号,指出要寻址的存储单元或外设端口地址。在T2状态,CPU从总线上撤销地址,而使16位地址/数据总线浮置成高阻状态,为传输数据作准备,4位的地址/状态总线输出本总线周期的状态信息。在T3状态,4位地址/状态总线继续提供状态信息,16位地址/数据总线上出现CPU写出的数据或CPU读入的数据。TWT2T1T3T4T2T1T3T4TITIT4TITITWT2T1T3TW*微处理器总线结构和时序微处理器系统原理与设计总线的基本概念;CM3总线的基本构成;8086总线及工作时序。【内容】总线是一种数据通道,由系统中各部件所共享。或者说,是在部件与部件之间、设备与设备之间传送信息的一组公用信号线。什么是总线:使各部件之间的关系转化为面向总线的单一关系:设计和使用某一部件,无须考虑该部件和其他相应部件间的复杂关系,只要满足它和总线之间的关系即可。标准总线可以得到多个厂商的广泛支持,便于生产与之兼容的硬件板卡和软件。模块结构方式便于系统的扩充和升级。便于故障诊断和维修,同时也降低了成本

显示全部
相似文档