8086微处理器结构习题集.doc
文本预览下载声明
第二章 8086微处理器结构习题集
一、单项选择题
1. 运算器由很多部件组成,其核心部分是( )。
A.数据总线 B.算术逻辑单元 C.累加器 D.多路开关
2. 8086CPU中EU和BIU的并行操作是( )级的并行。 A.操作 B.运算 C. 指令 D
3. 若BL 20H,BH 32H,则BX ( )。 A.20H B.32H C.2032H D.3220H
4. 8086CPU与慢速设备之间进行数据传输,为了使传送速度匹配,有时需要在( )状态之间插入若干等待周期TW。 A.T1和T2 B.T2和T3 C.T3和T4 D.随机
5. 8086系统中,可以有( )个段地址。 A.16 B.64 C.16K D.64K
6. ( )指向的内存单元的值被CPU做为指令执行。 A.DS:SI B.CS:IP C.SS:SP D.ES:DI
7. 当RESET信号进入高电平状态时,将使8086的( )寄存器初始化为0FFFFH。 A.SS B.DS C.ES D.CS
8. 堆栈段寄存器是( )。 A.DS B.SS C.ES D.CS
9. 8086CPU的硬件中断引脚有几个?. A. 1个 B. 2个 C. 3个 D.4个
10. 8086CPU地址线与数据线分别为多少条 A. 8条,16条 B. 8条,20条 C.20条,16条 D.16条,20条
11.用( )可实现数据总线的双向传输。 A.锁存器 B.三态逻辑开关 C.暂存器 D.寄存器
12.8086CPU的40根引脚中,有( )个是分时复用的。 A.21??? B.1 C.2 D.24
13. 对内存单元进行写操作后,该单元的内容( )。 A.变反 B.不变 C.随机 D.被修改
14.8086CPU的40根引脚中,有( )个是分时复用的。 A.21??? B.1 C.2 D.24
15.8086CPU工作在最大模式还是最小模式取决于( )信号。
A.M/IO B NMI C.MN/MX D.ALE
16.最小模式下8086CPU在执行指令MOV AL,[SI]期间,8086的下面哪些引脚为低电平?答案是( )。
A.?M/IO B.WR C.RD D.DT/ R?
17.8086CPU向52H单元写入一个字,写入过程中 BHE和A0的逻辑电平是( )。 A.0和0 B.0和1 C.1和0 D.1和1
18. 8086CPU用( )信号的下降沿在T1结束时将地址信息锁存在地址锁存器中。 A.M/IO B. C.ALE D.READY
19. 8088CPU所能寻址的存储空间为( ) A.64K B.1M C.256K D.10M
20. 下列8086CPU标志寄存器FR的标志位中,不属于状态标志位的是 A.OF B.IF???C.AF D.PF
21. 8086CPU在进行读内存操作时,控制信号M/?和DT/?是 A. 00 B. 01???C. 10 D. 11
22. 当8086CPU采样到READY 0,则CPU将 A.执行停机指令 B.插入等待周期C.执行空操作指令 D.重新发送地址码. 在8086CPU的标志寄存器中,控制标志位占 A.3位 B.9位 C.4位 D.16位24. 8086 CPU内有指示下条指令有效地址的指示器是 A. IP B. SP C. BP D. SI
25. 连续启动两次独立的存储器操作之间的最小间隔叫( ) A.存取时间????B.读周期????C.写周期????D.存取周期
26. RESET信号有效后,8086?CPU执行的第一条指令地址为( ) A.00000H????B.FFFFFH????C.FFFF0H????D.0FFFFH
27. 8086在响应外部HOLD请求后, 。
A.转入特殊中断服务程序 B.进入等待周期
C.只接收外部数据 D.所有三态引脚处于高阻,CPU放弃对总线控制权。
28. 现行数据段位于存储器BOOOOH到BOFFFH字节单元,则段寄存器DS的内容及该段长度 字节数 分别为:( )
A.BOOOH,1000H B.O0OOH,OFFFH
C.BOOOH,OFFFH D.BOOOH,OOFFH
二.填空题
1、主频是指计算机时钟信号的频率,通常以 为单位。
2、8086中,BIU部件完成_总线接口功能__功能,EU部件完成 _指令的译码及执行功能____功能。
3、在8086CPU中,由于BIU和EU分开,所以__ _ ____, 可以重叠操作,提高了CPU的利用率;
4.8086/8088CPU中的指令队列的长度分别
显示全部