文档详情

第5章--触发器.ppt

发布:2017-12-27约7.95千字共89页下载文档
文本预览下载声明
第五章 触发器 5.1 概述 5.2 触发器的电路结构与动作特点 5.2.1. 基本 RS 触发器的电路结构与动作特点 触发器输出与输入的逻辑关系 (1) (2) (3) (4) 与非门组成的基本RS触发器的特性表 或非门组成的基本RS触发器的特性表 二、动作特点: 例1: 5.2.2. 同步 RS 触发器的电路结构与动作特点 一、电路结构与工作原理 同步RS触发器特性表 二、动作特点: 例2:画出同步 RS 触发器的输出波形。设触发器的初态为Q=0。 5.2.4. 主从 触发器的电路结构与动作特点 一、电路结构与工作原理 1) 电路结构 2) 工作原理 3) 主从RS触发器·特性表 例1:已知主从RS 触发器的CP和S、R波形,试画出 Q 端的波形,设触发器的初态为Q=0。 2. 主从JK 触发器 1)电路结构 2) 工作原理 分析JK触发器的逻辑功能 结论: JK触发器特性表 例:画出JK 触发器输出波形 二、动作特点: 具有多输入端的主从JK触发器 5.2.5. 边沿 触发器的电路结构与动作特点 一、利用CMOS传输门的边沿触发器 CMOS边沿触发器特性表 带异步置位、复位端的CMOS边沿触发器 二. 维持阻塞触发器 1. 维持阻塞结构的RS 触发器 2. 维持阻塞结构的D 触发器 具有异步置位、复位端和多输入端的维持阻塞D触发器 三、利用传输延迟时间的边沿触发器 边沿触发器的动作特点: 5.3 触发器的逻辑功能及其描述方法 5.3.1 触发器按逻辑功能的分类 二、JK触发器 三、 T触发器 四、D 触发器 5.3.2 触发器的电路结构和逻辑功能的关系 利用CMOS传输门的JK 触发器CC4027 JK触发器转换为RS、D、T和T'触发器 Q Q R S CP J1 K1 J2 K2 J K J=J1?J2 K=K1?K2 集成主从JK触发器 低电平有效 低电平有效 CP下降沿触发 输入控制门 0 1 CP 通 止 通 止 维持原态 止 通 止 通 Q=D 0 1 0 1 1 0 1 0 1 0 1 1 0 0 Qn CP D Qn Qn+1 0 0 1 1 0 1 0 1 × × × D触发器真值表 D Qn+1 0 1 0 1 CP跳变为高电平后TG1截止,切断了输入端D与主电路之间的联系,所以输出端的变化仅取决于CP上升沿到达前瞬间D的状态。 边沿触发 逻辑符号 D RD SD CP Q Q CI S R 1D G2 G1 Q Q S R G3 G4 G6 G5 CP S′ R′ G1 G3 G4 CP Q Q G2 S′ R′ S G5 ① R G6 ② 置1维持线 置0维持线 ③ ④ 置0阻塞线 置1阻塞线 (1)D = 0 触发器状态不变 当CP = 0时 当CP = 1时 触发器置“0” 在C = 1期间,触发器保持“0”不变 0 1 1 1 0 1 1 0 0 1 0 1 封锁 (1)D = 1 触发器状态不变 当CP = 0 时 当CP = 1时 触发器置“1” 在C = 1期间,触发器保持“1”不变 0 1 1 1 1 0 0 0 1 0 1 1 封锁 封锁 例:D 触发器工作波形图 C D Q 上升沿触发翻转 D RD SD CP Q Q CI S R 1D 触发器的次态仅仅取决于CP信号上升沿(或下降沿)到达时刻输入信号的状态。而在此之前和之后输入状态的变化对触发器的次态没有影响。 触发方式:边沿触发方式 集成边沿D触发器 注意:CC4013的异步输入端RD和SD为高电平有效。 CP上升沿触发 一、RS触发器 1.定义:凡在时钟信号作用下逻辑功能符合右表的触发器即为RS触发器。 RS触发器特性表 如:同步RS触发器、主从RS触发器和维持阻塞RS触发器。 2.特性方程(又称为状态方程) 由特性表得到Qn+1的状态转换卡诺图。   RS触发器的Qn+1卡诺图 进一步可写出Qn+1的表达式。 S   R Qn Qn+1 0  0 0  0 0 1 0 1 0  1 0  1 0 1 0 0 1  0 1   0 0 1 1 1 1   1 1   1 0 1 × × 输入 输出 约束条件表示不允许将R、S同时取为1 3.状态转换图  RS触发器的状态转换图 两个圆圈表示状态0和1
显示全部
相似文档