文档详情

实验双端口寄存器.doc

发布:2017-03-28约2.96千字共5页下载文档
文本预览下载声明
计算机组成原理实验报告 实验二 双端口存储器原理实验 学院:计算机学院 班级:2010211306 学号 姓名: 朱 璇 一 实验目的 1.了解双端口静态存储器IDT7132的工作特性及其使用方法 2.了解半导体存储器怎样存储和读取数据 3.了解双端口存储器怎样并行读写,并分析冲突产生的情况 二 实验电路 三 实验任务 1.按电路图要求,将有关控制信号和二进制开关对应接好,反复检查后,接通电源. 2.将二进制数码开关SW7-SW0(SW0为最低位)设置为00H,将其他作为存储器地址置入AR;然后将二进制开关的00H作为数据写入RAM中.用这个方法,向存储器的10H,20H,30H,40H单元依次写入10H,20H,30H,40H. 3.使用存储器的左端口,依次将第2步存入的5个数据读出,观察各单元中存入的数据是否正确.记录数据.注意:禁止两个或两个以上的数据源同时向数据总线上发送数据!在本实验中,当存储器进行读出操作时,务必将SW_BUS#的三态门关闭.而当向AR送入数据时,双端口存储器也不能被选中. 4.通过存储器的右端口,将第2步存入的5个数据读出,观察结果是否与第3步结果相同.记录数据. 5.双端口存储器的并行读写和访问冲突. 四实验步骤 连接电路并且将数据写入到双端口存储器的左端 连接电路 置DP=1,DB=0,编程开关拨到正常位置. 数据通路 LDAR# LDPC# CEL# LR/W# RAM_BUS# CER# SW_BUS# 电平开关 K0 K1 K2 K3 K4 K5 K6 AR+1 和 PC+1 两个信号接地. 2.令K0(LDAR#)=0, K2(CEL#)=1, K4(RAM_BUS#)=1, K5(CER#)=1, K6(SW_BUS#)=0.置SW7-SW0=00H,按QD按钮,将00H打入地址寄存器AR. 3.令K0(LDAR#)=1, K2(CEL#)=0, K3(LR/W#)=0, K4(RAM_BUS#)=1, K5(CER#)=0, K6(SW_BUS#)=0.置SW7-SW0=00H,按QD按钮,将00H写入存储器00H单元. 4重复上面的的2,3步,然后将数据10H,20H,30H打入到地址10H,20H,30H中去。 从左端口读出双端口寄存器中的内容(电路同上不用进行改变) 1.令K0(LDAR#)=0, K2(CEL#)=1, K4(RAM_BUS#)=1, K5(CER#)=1, K6(SW_BUS#)=0.置SW7-SW0=00H,按QD按钮,将00H打入地址寄存器AR. 2.先令K6(SW_BUS#)=1,再令 K2(CEL#)=0, K3(LR/W#)=1, K4(RAM_BUS#)=0, K5(CER#)=1,则在数据总线DBUS上显示出存储器单元00H的内容00H. 3重复以上两步的内容,将数据从对应的地址中读出。 (三)从右端口读出双端口寄存器的内容,然后和左端口的比较。(电路不变) 1.令K1(LDPC#)=0, K2(CEL#)=1, K4(RAM_BUS#)=1, K5(CER#)=1, K6(SW_BUS#)=0. 置SW7-SW0=00H,按QD按钮,将00H打入PC. 2.令 K6(SW_BUS#)=1, K2(CEL#)=1, K5(CER#)=1,则在指令总线IBUS上显示出存储器单元00H的内容00H. 3.重复进行上述的操作。 (四)双端口存储器的并行读写和访问冲突 1.令K0(LDAR#)=0, K1(LDPC#)=0, K2(CEL#)=1, K4(RAM_BUS#)=1, K5(CER#)=1, K6(SW_BUS#)=0.置SW7-SW0=30H,按QD按钮,将30H打入地址寄存器AR和程序计数器PC. 2.置K6(SW_BUS#)=1, K3(LR/W#)=1, K4(RAM_BUS#)=0.先令K5(CER#)=0, K2(CEL#)=1, 这时BUSYL#指令灯不亮.令K2(CEL#)=0,这时BUSYL#指令灯亮,表示左端口在右端口之后 和右端口同时对同一个地址读,数据总线DBUS显示30H,指令总线IBUS也显示30H.再令 K2(CEL#)=1,BUSYL#指示灯恢复不亮. 3.置K6(SW_BUS#)=1, K3(LR/W#)=1, K4(RAM_BUS#)=0.先令K2(CEL#)=0, K5(CER#)=1, 这时BUSYR#指示灯不亮.令K5(CER#)=0,这时BUSYR#指示灯亮,表示右端口在左端口 之后和左端
显示全部
相似文档