数字钟电路设计说明书本科论文.doc
文本预览下载声明
华 南 农 业 大 学
电子线路综合设计
数字钟电路
朱文强 田青山 钟家荣
班级:14电气类3班 组别:第10组
指导教师:彭孝东
2016年 6月 22日
摘 要
在生活中的各种场合经常要用到电子钟,现代电子技术的飞跃发展,各类智能化产品相应而出,数字电路具有电路简单、可靠性高、成本低等有点,本设计就以数字电路为核心的智能电子钟。
数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,广泛用于个人家庭,车站,码头办公室等公共场合,成为人们日常生活中不可缺少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛使用,使得数字钟的精度,运用超过来时钟表,钟表的数字化给人们生产生活带来了极大的方便,而且打打地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义,本设计电路由计时电路、动态显示点路、控制电路、显示电路等部分组成,在数码管上现实24小时计时的时刻,具有计时、校时、报时的功能。
数字钟计时的标准信号应该是频率相当稳定的1Hz秒脉冲,所以要设置标准时间源。数字钟计时周期是24小时,因此必须设置24小时计数器,应由模为60的秒计数器和分计数器及模为24的计数器组成,秒、分、时由七段数码管显示。
为使数字钟走时与标准时间一致,校时电路时必不可少的。设计中采用开关控制校时直接用秒脉冲先后对“时”,“分”计数器进行校时操作。
能进行整点报时,在从59分51秒开始,每隔2秒种发出一次“滴”的信号,连续五次,此信号结束即达到正点。
关键字: 振荡器 分频器 译码器 计数器 校时电路 报时电路
目录
1.设计任务.........................................................1
2.数字电路系统设...........................................1
2.1数字电子钟模块...........................................1
2.2方案对比.....................................................1
2.3电路分析.....................................................2
2.3.1晶体振荡器电路..................................2
2.3.2分频器电路...................................3
2.3.3计数器电路....................................4
2.3.4译码器电路..................................5
2.3.5显示器电路.............................................5
2.3.6校时电路...................................6
2.3.7报时电路......................................7
3.结论..............................................................8
4.课程设计的收获、体会和建议.........................参考文献.........................................附录.................................................
数字电子钟仿真图......................................电子钟实图........................................12
元器件清单.....................................................131.设计任务
1秒停1秒地响5次。
2.数字电子系统设计
2.1模块
如图所示
图1 数字电子模块设计图
2.2方案对比
方案一:
采用晶体振荡器
晶体振荡器电路给数字电子钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字电子钟的走时准确而稳定。
采用CD4060计数做分频器
数字电子钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,要将振动器的输出信号进行分频。CD4060在数字集成电路中可实现的分频次数最高,而且它还包含振荡电路所需的非门,使用更方便。CD4060计数为14级2进制计数器,经过14次分频采
显示全部