文档详情

第四讲(触发器、计数器)课件.ppt

发布:2018-06-16约1.03万字共56页下载文档
文本预览下载声明
第14章 时序逻辑电路 触发器课堂练习(续) 4位异步二进制加法计数器状态转换表 十进制加法计数器 状态转换表 (2) 用一片74LS90组成六进制计数器(续) 用一片74LS90设计九进制计数器 CP秒脉冲的产生 本课重点 CP Q3 Q2 Q1 Q0 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 9 1 0 0 1 10 0 0 0 0 每10个CP循环一周 R Q Q R S J K Q Q R S J K Q Q R S J K Q Q R S J K CP Q0 Q1 Q2 Q3 异步十进制加法计数器 2个十进制计数器组成1个 100进制计数器 Q3 Q2 Q1 Q0 CP R 异步十进制加法计数器 Q3 Q2 Q1 Q0 CP R 异步十进制加法计数器 Q3 Q2 Q1 Q0 CP R 异步十进制加法计数器 CP 进位脉冲 个位数 十位数 R Q3由1变成0时,向十位数送一个进位脉冲, 使十位数计一个数,同时个位数全变成0000 14.3.4 数字集成电路计数器 常用数字集成电路计数器芯片举例: 74LS160 4位同步十进制加法计数器,直接清除 74LS161 4位同步二进制加法计数器,直接清除 74LS162 4位同步十进制加法计数器,同步清除 74LS163 4位同步二进制加法计数器,同步清除 74LS190 4位同步十进制加/减法计数器 74LS191 4位同步二进制加/减法计数器 74LS192 4位同步十进制加/减法计数器,带清除 74LS193 4位同步二进制加/减法计数器,带清除 1. 集成计数器74LS90 (国产T4290)的逻辑结构及功能 74LS90-2分频和5分频的十进制计数器 ? 5 ?2 CPA CPB S9(1) S9(2) R0(2) R0(1) QD QA QC QB 时钟 输出 控制信号 (下降沿触发) 一位二进制计数器 三位五进制计数器 74LS90的功能(计数功能) 2分频器 (二进制计数器) (五进制计数器) 5分频器 CPA QA n+1 QA n CPB QD QC QB 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 0 0 0 ? 5 ?2 CPA CPB S9(1) R0(2) R0(1) QD QA QC QB S9(2) S9(2) ? 5 ?2 CPA CPB S9(1) R0(2) R0(1) QD QA QC QB 74LS90的功能(置9端、清0端的功能) R0(1) R0(2) S9(1) S9(2) 功能 1 1 任一为0 清0(QDQCQBQA=0000) 任意 1 1 置9(QDQCQBQA=1001) 任一为0 任一为0 计数 2. 由74LS90构成任意进制计数器 S9(2) ? 5 ?2 CPA CPB S9(1) R0(2) R0(1) QD QA QC QB (1)用一片74LS90组成BCD码异步十进制计数器 计数转换状态表如下: 清0 R0(1)=1 R0(2)=1 计数 R0(1)=0 R0(2)=0 QD QC QB QA S9(1) S9(2) R0(1) R0(2) CPB CPA CP 74LS90 CPA QD QC QB QA 0 0 0 0
显示全部
相似文档